虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

SdI

  • 看过徐景周写过的一篇“程序界面多模式显示的实现”

    看过徐景周写过的一篇“程序界面多模式显示的实现”,在一个应用程序中使程序拥有多种显示模式,但是这个界面是由SdI的MFC文档视图结构实现,但是使用的代码在MDI的多文档/视图中不能实现,通过MSDN我找到了一些实现 MDI 的多模式实现方法,不敢独享,与大家分享。

    标签: 程序 多模式

    上传时间: 2015-11-03

    上传用户:大融融rr

  • 找了很久才找到的。现上传上来共享。 M74HC595 是一个八位串行输入

    找了很久才找到的。现上传上来共享。 M74HC595 是一个八位串行输入,平行输出的位移缓存器;平行输出为三态输出。在SCK 的上升缘,串行数据由SdI输入到内部的八位位移缓存器,并由Q7’输出。 而平行输出,则是在LCK 的上升缘,将在八位位移缓存器的数据存入到八位平行输出缓存器。当OE 的控制讯号为低致能时, 平行输出端的输出值,等于平行输出缓存器所储存的质。而当OE 的控制讯号为高电位,也就是输出关闭时,平行输出端会维持在高阻抗状态。. M74HC595 保持了和一般74HC595 功能上以及脚位上的兼容性之外,并针对一些特性予以强化。这些强化的特性,使得M74HC595 非常适合用于像是LED 数组指示器、LED 讯号显示矩阵等需要较大的灌电流应用。每个通道可接受的灌电流都被加大了,使得M74HC595 可以支持更大的LED 电流。而增大的接地电流,可支持数个平行输入通道的同时打开,并灌大电流。比起传统的74HC595,平行输出端同时有较大灌电流时,可靠度增强了四倍以上。

    标签: M74 595 74 HC

    上传时间: 2014-11-23

    上传用户:heart520beat

  • 系统功能设计 试卷生成系统是为了对试卷生成实行计算机化的管理

    系统功能设计 试卷生成系统是为了对试卷生成实行计算机化的管理,以提高工作效率,方便用户。主要功能有对试卷设置、试卷生成等进行管理和检索,以及对系统自身的用户权限管理。提供多种信息的录入,比如试卷设置、试卷生成等。系统不但含有试题中日常项目的信息,而且还包含了对信息的查询检索功能。用户权限主要任务是提高系统安全性和使用性,为系统提供良好的维护,如用户管理可以为用户提供权限服务。 该系统是基于SdI窗体,以VB连接SQLServer 2000数据库进行开发的试卷生成系统

    标签: 试卷 计算机

    上传时间: 2014-12-07

    上传用户:silenthink

  • SPI是一个环形总线结构

    SPI是一个环形总线结构,由ss(cs)、sck、SdI、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。 假设下面的8位寄存器装的是待发送的数据10101010,上升沿发送、下降沿接收、高位先发送。 那么第一个上升沿来的时候 数据将会是sdo=1;寄存器=0101010x。下降沿到来的时候,SdI上的电平将所存到寄存器中去,那么这时寄存器=0101010SdI,这样在8个时钟脉冲以后,两个寄存器的内容互相交换一次。这样就完成里一个spi时序。

    标签: SPI 环形 总线结构

    上传时间: 2013-12-22

    上传用户:lijinchuan

  • 用户管理系统

    用户管理系统,有详细的数据库操作及SdI的简单美化。

    标签: 用户管理系统

    上传时间: 2016-11-16

    上传用户:wys0120

  • 本程序是一个MFC程序

    本程序是一个MFC程序,它实现了一个com版本,是一个MFC SdI的可执行程序。

    标签: MFC 程序

    上传时间: 2013-12-17

    上传用户:1427796291

  • SPI协议的Verilog实现

    Spi接口是一种外围串行接口,主要由四根线组成:SdI(数据输入),sDO(数据输出).SCK(时钟),cs(片选)。(1)SDO主机输出/从机输入。(2)SdI主机输入/从机输出。(3)SCK-时钟信号,由主设备产生。(4)cs-从设备使能信号,由主设备控制。在一个基于SPT的设备中,至少有一个主控设备。与普通的串行通讯不同,普通的串行通讯一次连续传送至少8位数据,而SPI允许数据一位一位的传送,甚至允许暂停,因为SP的数据输入和输出线独立,所以允许同时完成数据的输入和输出。在点对点的通信中,SPI接口不需要进行寻址操作,且为全双工通信,工作简单高效。然而SPI接口也有缺点:没有指定的流控制,没有应答机制确认是否接收到数据。SPI通讯是通过数据交换完成的。在主机提供的时钟脉冲SCK下,SdI,SDO完成数据传输。数据输出通过SDO线,在SCK时钟上升沿或下降沿时改变,在紧接着的下降沿或上升沿被从机读取,完成一位数据传输。输入情况同理。因此,在至少8次时钟信号的改变(上沿和下沿为一次),可以完成8位数据的传输。

    标签: spi协议 verilog

    上传时间: 2022-06-20

    上传用户:

  • SPI时序图详解

    SPI总线协议及SPI时序图详解SP1是英语Serial Peripheral Interface的缩写,顾名思义就是串行外围设备接口。SPI是一种高速的、全双工、同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议。SP1是一个环形总线结构,由ss(cs)、sck,SdI、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。上升沿发送、下降沿接收、高位先发送上升沿到来的时候,sdo上的电平将被发送到从设备的寄存器中,下降沿到来的时候,SdI上的电平将被接收到主设备的寄存器中,假设主机和从机初始化就绪:并且主机的sbuff-Oxaa(10101010),从机的sbuff-0x55(01010101),下面将分步对spi的8个时钟周期的数据情况演示一遍(假设上升沿发送数据)。

    标签: spi 时序

    上传时间: 2022-06-23

    上传用户:fliang

  • 基于FPGA与单片机的SPI接口的实现.

    在数字技术高速发展的今天,有许多芯片被用作数据交换的核心器件,以起到承上启下数据交换的权纽作用。FPGA即现场可编程门阵列,由于其运行速度快且具有可编程的灵活性,现在已经成为EDA设计的主要逻辑器件,SPI接口技术是一种高速高效率的串行接口技术,主要用于扩展外设和进行数据交换,在许多高档的单片机中,已经作为一种配置标准。如AT8958252.ADC812等等,使工程技术人员在设计系统时具有更大的灵活性,因而受到工程技术人员的欢迎。但像MCS51系列、MCS96系列等应用非常广泛的单片机并不带SPI接口,这样就限制了在这些系统中使用带SPI接口的器件。该文将用软件模拟SPI接口时序的方法来实现MCU与FPGA之间的数据换换。1 SP1总线接口概述SPI(Serial Peripheral Interfce-串行外设接口)总线系统是一种同步串行外设接口,允许MCU与各种外围设备以串行方式进行通信、数据交换。SPIT在芯片的管脚上只占用4根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议.SPI是一个环形总线结构,由SS(CS)、SCK.SdI SD0构成,其时序其实很简单,主要是在SK的控制下,两个双向移位寄存器进行数据交换。SPI主要特点有:可以同时发出和接收串行数据;可以当作主机或从机工作:提供频率可编程时铁发送结束中断标志;写冲突保护;总线竞争保护等。

    标签: fpga 单片机 spi 接口

    上传时间: 2022-06-26

    上传用户:

  • SPI总线协议及SPI时序图详解含实例

    SPI总线协议及SPI时序图详解SPI,是英语Serial Peripheral Interface的缩写,顾名思义就是串行外围设备接口。SPl,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议。SPI是一个环形总线结构,由ss(cs)、sck、SdI、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。上升沿发送、下降沿接收、高位先发送。上升沿到来的时候,sdo上的电平将被发送到从设备的寄存器中。下降沿到来的时候,SdI上的电平将被接收到主设备的寄存器中。假设主机和从机初始化就绪:并且主机的sbuff=0xaa(10101010),从机的sbuff=0x55(01010101),下面将分步对spi的8个时钟周期的数据情况演示一遍(假设上升沿发送数据)。

    标签: spi总线协议 时序

    上传时间: 2022-06-28

    上传用户: