本文介绍一种以CPLD[1]为核心、以VHDL[2]为开发工具的时间控制器,该控制器不仅具有时间功能,而且具有定时器功能,能在00:00~23:59之间任意设定开启时间和关闭时间,其设置方便、灵活,广泛应用于路灯、广告灯箱、霓虹灯等处的定时控制。
上传时间: 2013-08-16
上传用户:chenjjer
一个实现cpld实现简单pci接口的文章,思路比较清晰,可以看看参考。
上传时间: 2013-08-16
上传用户:leesuper
主要介绍了关于MAGIC3000系列CPLD开发板的十个实例,如霓虹灯演示、与PC串口通信等。
上传时间: 2013-08-16
上传用户:894898248
LCD 因其轻薄短小,低功耗,无辐射,平面直角显示,以及影像稳定等特点,当今应用非常广泛。CPLD(复杂可编程逻辑器件) 是一种具有丰富可编程功能引脚的可编程逻辑器件,不仅可实现常规的逻辑器件功能,还可以实现复杂而独特的时序逻辑功能。并且具有ISP (在线可编\\r\\n程) [1 ] 功能,便于进行系统设计和现场对系统进行功能修改、调试、升级。通常CPLD 芯片都有着上万次的重写次数,即用CPLD[ 2 ] 进行硬件设计,就像软件设计一样灵活、方便。而现今LCD的控制大都采用
上传时间: 2013-08-16
上传用户:zhliu007
FPGA/CPLD数字电路设计经验分享,有助于设计能力提高
上传时间: 2013-08-17
上传用户:flg0001
CPLD/FPGA 入门文档。国内某知名fpga开发商编写的基础教程,共18篇。从使用fpga如何点亮led灯到VGA到8051内核使用方法。如果您是打算学习cpld/fpga,建议先阅读这些文章再选择采购开发板。
上传时间: 2013-08-17
上传用户:hn891122
CPLD入门知识,老师的课件!希望可以对大家有所帮助。
上传时间: 2013-08-17
上传用户:cknck
在CPLD内实现声调和时间的控制,在LATTICE的ISPLEVER6.1下编译通过。可以修改定时时间进行声调的修改
上传时间: 2013-08-17
上传用户:ysystc699
FPGA/CPLD数字电路设计经验分享。大唐公司的!
上传时间: 2013-08-17
上传用户:wangchong
多款FPGA CPLD开发板的原理图,很好的线路设计参考
上传时间: 2013-08-18
上传用户:shanml