虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

STm32 AD4350 频率源

  • 基于STM32 的 USB温湿度计资料全部开源(原理图、PCB、制作讲解、源码等)

    基于STM32 的 USB温湿度计资料全部开源(原理图、PCB、制作讲解、源码等)

    标签: stm32 usb 温湿度计 开源 原理图 pcb

    上传时间: 2022-07-28

    上传用户:hai7ying

  • 简易数字频率计设计(原理图、PCB、源码、分析报告)

    简易数字频率计设计(原理图、PCB、源码、分析报告)

    标签: 数字频率计 原理图 pcb

    上传时间: 2022-07-29

    上传用户:nicholas28

  • USBcan2转换器原理图、PCB源文件、源码,基于STM32设计

    USBcan2转换器原理图、PCB源文件、源码,基于STM32设计

    标签: usbcan2 转换器 原理图 pcb stm32

    上传时间: 2022-08-10

    上传用户:moh2000

  • 电压源型PWM逆变器死区效应补偿策略研究.rar

    电压源型PWM逆变器在当前的工业控制中应用越来越广泛,在其应用领域中,交流电动机的运动控制是其很重要的组成部分。在PWM逆变器的控制过程中,设置死区是为了避免逆变器的同一桥臂的两个功率开关器件发生直通短路。尽管死区时间很短,然而当开关频率很高或输出电压很低时,死区将使逆变器输出电压波形发生很大畸变,进而导致电动机的电流发生畸变,电机附加损耗增加,转矩脉动加大,最终导致系统的控制性能降低,甚至可能导致系统不稳定。为此,需要对逆变器的死区进行补偿。本文针对连续空间矢量调制提出了一种改进的减小零电流钳位和寄生电容影响的死区效应补偿方法;针对断续空间矢量调制提出了通过改变空间矢量作用时间,来改变驱动信号脉冲宽度的补偿方法,并对这两种方法进行了理论分析和仿真研究。 本文首先详细分析了死区时间对逆变器输出电压和电流的影响,以及功率开关器件寄生电容对输出电压的影响。其次对已提出的减小零电流钳位和寄生电容影响的死区效应补偿方法进行了理论分析,该方法先计算出补偿电压,再对由零电流钳位现象引起的补偿电压极性错误进行校正,极性校正的参考量为d轴补偿电压的幅值,然而补偿电压的大小随电流的变化而变化,因此该方法存在电压极性校正时参考量为变化量的缺点,而且该方法只适用于id=0的控制方式,适用性较差。针对这些问题,本文提出了改进的减小零电流钳位和寄生电容影响的补偿方法,改进后的方法是先对由零电流钳位现象引起的电流极性错误进行校正,然后再计算补偿电压的大小,电流极性校正时的参考量为三相电流极性函数转化到γ-坐标系的函数sγ的幅值,sγ的幅值与补偿电压大小无关为恒定值,而且适用于任何控制方式,适应性强。再次把改进的减小零电流钳位和寄生电容影响的死区效应补偿方法应用到PMSM矢量控制系统中,采用MATLAB和Pspice两种方法进行了仿真研究,仿真结果验证了补偿方法的有效性。对两种仿真结果的对比分析,表明PSpice模型能更好的模拟逆变器的非线性特性。 最后,文章分析了连续空间矢量调制和断续空间矢量调制的输出波形的区别和死区对两种波形影响的不同。针对DSP芯片TMS320LF2407A硬件产生的断续SVPWM波,提出了根据电压矢量和电流矢量的相位关系,通过改变空间矢量作用时间,来改变驱动信号脉冲宽度,对其进行死区补偿的方法。给出了基本空间矢量作用时间调整的实现方法,并建立了MATLAB仿真模型,进行仿真研究,仿真结果验证了补偿方法的正确性和有效性。

    标签: PWM 电压源 死区

    上传时间: 2013-06-04

    上传用户:330402686

  • 基于电压源换流器的高压直流输电系统控制策略研究.rar

    作为新一代直流输电技术,基于电压源换流器的高压直流输电凭借其独特的技术优点取得了飞速的发展,并已在新能源发电系统联网、电网非同步互联、无源系统供电、无功补偿等场合得到实际工程应用。在我国,VSC-HVDC的研究尚处于起步阶段。本论文着重开展了VSC-HVDC技术的数学建模和控制策略的研究。论文的主要工作和取得的创新性成果如下: 1.建立了系统标么值模型,分析了VSC-HVDC的运行原理和稳态功率特性。明确了系统主电路参数对运行特性的影响,在此基础上提出了一种功率定义下的换流电抗、直流电压和直流电容以及频域下的交流滤波器参数设计方法。 2.设计了一种基于无差拍控制的VSC-HVDC直接电流离散控制器。针对控制系统存在的VSC电压输出能力限制、PI控制器积分饱和现象和离散采样时间延迟问题,提出了相应的解决方法,推导了其电流内环控制器与功率外环离散控制器的设计原则。 3.推导了换流站网侧与VSC交流侧功率节点以及换流电抗与损耗电阻上的瞬时功率方程,在此基础上提出了一种换流站网侧功率节点控制并补偿换流电抗与损耗电阻消耗二倍频功率的不平衡控制策略,设计了该控制策略下的双序矢量控制器模型。同时针对传统dq软件锁相环在电压不平衡时锁相速度慢的缺点,提出了一种基于前置相序分解的频率自适应dq锁相环,提高了不平衡控制算法的动态性能与稳态特性。 4.对VSC阀在交流电网低电压故障下的过流现象进行分析并提出了一种考虑正负序分量影响的指令电流限制器,保证了故障限流效果。分析比较了VSC阀电流裕度穿越法和指令电流限制器穿越法的特性,在此基础上提出一种结合正负序指令电流限制器与控制模式切换的交流电网低电压穿越控制方法,从而解决交流电网低电压故障时系统稳定与VSC过流问题。 5.在分析现有VSC-HVDC拓扑的基础上,从降低电力电子器件直接串联数目、器件开关频率和简化主电路拓扑结构三个方面出发,将传统直流输电中常用的变压器隔离式多模块结构引入VSC-HVDC系统,并针对该模块级联式拓扑提出一种系统协调控制与模块独立运行相结合的新型控制策略。针对该拓扑下送端站存在的各模块直流侧电容电压均衡问题,提出了一种基于有功分量调节的直流侧电压控制方法。

    标签: 电压源 换流器 控制策略

    上传时间: 2013-06-03

    上传用户:lw4463301

  • 并联有源电力滤波器工程应用关键技术的研究.rar

    以谐波抑制,无功补偿为主要功能的有源电力滤波器的基本理论已经成熟,但是市场尚无成熟的谐波有源抑制产品,同时电网谐波问题日益突出,因此需要对有源电力滤波器进行产业化应用研究。并联有源电力滤波器以其安装、维护方便,成为商用化产品的主流。所以本文针对并联有源电力滤波器,展开产业化应用研究。 本文研究工作首先由如下工程问题引出:并联有源电力滤波器在补偿办公楼电气负载产生的谐波电流时,会出现谐波放大现象。办公楼电气负载主要是计算机、开关电源、不间断电源、电压型变频器等,这些都是电压型谐波源.本文以电容滤波型整流电路(电压型谐波源)的分析作为切入点,基于“分段线性化”方法,对并联有源电力滤波器补偿电容滤波型整流负载进行了稳态分析,得到系统的电流和电压波形,进而获得其频谱特性。通过本文所述稳态分析方法,可以从理论上理解并联有源电力滤波器补偿电容滤波型整流负载的工作过程,对有源电力滤波器的应用研究具有重要的理论和实际意义。 本文在分析办公楼负载电气特性的基础上,建立了有源电力滤波器补偿容性负载的简化模型,依据该模型分析了负载中容性元件的电容值与谐波电流放大之间的关系;为了克服谐波放大现象,本文首先通过负载电流采样环节后加装滤波器的方式,将电流谐振频率分量从采样值中滤除,虽然达到了抑制谐波放大的目的,但是由于延时的引入,使得补偿后网侧电流畸变率(THD)急剧升高;然后根据这一思路,采用基于快速傅立叶变换(FFT)的有选择谐波补偿方法将电流谐振频率分量从负载电流采样值中滤除,使得系统在谐振频率处变为开环控制,使系统稳定。经过对办公楼负载的实际并网谐波补偿实验证明基于FFT的有选择谐波补偿方法对于抑制谐波放大是有效的。本创新点的研究工作对于实际工程应用具有参考价值。 为了满足大容量的谐波抑制要求,本文提出了模块化有源电力滤波器并联补偿方案,该方案的特点是模块化结构及N+1冗余并联控制策略、主从总线结构及主机产生、负载电流检测方案以及并联均流策略。主机产生及负载电流检测是这一并联方案的突出特点,体现了本文的创新性工作。本文还对多模块并联系统进行了建模和稳定性研究;依据模块化并联补偿方案,在省科技计划重点项目的支持下,对有源电力滤波器进行产业化研究,从项目方案、设计、器件选型,样机调试、满功率运行及性能检测、楼宇负载与工业负载的实际并网实验,直至工业样机定型,对有源电力滤波器的产业化应用研究起了较大的推进作用,支撑项目目前已经有定型的工业化产品推出。 全文围绕上述三个方面展开,章节分排如下:(1)第一章从实际应用角度,总结阐述了有源电力滤波技术在谐波检测、电流跟踪控制、拓扑结构三个方面的研究进展;(2)第二章对并联有源电力滤波器补偿电容滤波型整流负载进行了稳态分析;(3)第三章分析了有源电力滤波器补偿容性负载时出现的谐波放大现象,并利用FFT方法使得系统在谐振频率处变为开环控制,达到抑制谐波放大的目的;(4)第四章、第五章提出有源电力滤波器模块化并联方案,并详细说明了模块化并联系统的设计和实验;(5)第六章对全文进行了总结,并对今后的研究工作进行了展望。

    标签: 并联 工程 关键技术

    上传时间: 2013-04-24

    上传用户:JANEM

  • 大容量并联电力有源滤波器性能改善控制技术研究.rar

    随着对电能应用高效率的要求,基于电力电子技术的非线性负载等开关设备的应用越来越普遍,这些开关设备造成的谐波成分对电网的污染也越来越严重。这些谐波会影响其它电气设备的正常工作,危及电网安全。电力有源滤波器由于能对频率和幅值都变化的谐波进行跟踪补偿,得到了广泛的研究。 本文是在课题组380V、260kVA纯有源电力滤波器项目方案的论证阶段,为提高大容量单台纯有源滤波器的效率和动、稳态性能而做的分析、设计和仿真验证工作。论文首先介绍了通过LCL滤波器与电网相连的并联电力有源滤波器的主电路结构,进而分析了这种主电路结构在大容量和低开关频率场合对开关纹波衰减的优势。通过比较PI控制和状态反馈控制,选取全状态反馈来达到对系统的稳定控制。 将电网处理为扰动输入,对LCL主电路在静止abc坐标系中进行了建模,然后选取系统闭环期望极点设计了控制系统。为消除电网这个外部输入对指令电流跟踪的影响,引入了电压前馈,并从理论上推导了前馈的具体关系式。之后引入了观测器,并把对电网输入的建模考虑进了观测器,消除了电网输入对状态估计和补偿输出造成的偏差。在电力有源滤波器实际安装时,电网进线和变压器的电感是不确定的,其会加在LCL的网侧电感上,从而使对系统基于状态空间的建模产生偏差,因此文章研究了所设计的控制器对LCL网侧电感变化的适应性。为保证电力有源滤波器的稳态指标,对状态反馈后的系统设计了重复控制器。 最后,基于设计的控制器在MATLAB/Simulink环境下建立了对1MW不控整流负载进行补偿的电力有源滤波器系统模型,进行了仿真;并对动静态性能进行了分析,验证了设计和理论分析的正确性。

    标签: 大容量 并联 电力

    上传时间: 2013-06-20

    上传用户:哇哇哇哇哇

  • 基于FPGA的DDS信号源设计.rar

    作为电子类专业学生,实验是提高学生对所学知识的印象以及发现问题和解决问题的能力,增加学生动手能力的必须环节。本设计的目的就是开发一套满足学生实验需求的信号源,基于此目的本信号源并不需要突出的性能,但经济上要求低成本,同时要求操作简单,能够输出多种波形,并且利于学生在此平台上认识信号源原理,同时方便在此平台上进行拓展开发。 设计中运用虚拟仪器技术将计算机屏幕作为仪器面板,采用EPP接口,同时在FPGA上开发控制电路,为后续开发留下了空间,同时节省了成本。本设计采用地址线16位,数据线12位的静态RAM作为信号源的波形存储器,后端采用两种滤波类型对需要滤波的信号进行滤波。启动信号时软件需要先将波形数据预存在存储器中便于调用,最后得到的结果基本满足教学实验的需求。 本文结构上首先介绍了直接采用DDS芯片制作信号源的利弊,及作者采用这种设计的初衷,然后介绍了信号源的整体结构,总体模块。以下章节首先介绍FPGA内部设计,包括总体结构和几大部分模块,包括:时钟产生电路,相位累加器,数据输入控制电路,滤波器控制电路,信号源启动控制电路。 然后介绍了其他模块的设计,包括存储器选择,幅度控制电路的设计以及滤波器电路的设计,本设计的幅度控制采用两级DA级联,以及后端电阻分压网络调节的方式进行设计,提高了幅度调节的范围。对于滤波器的设计,依据不同的信号频率,分成了4个部分,对于500K以下的信号采用的是二阶巴特沃斯有源低通滤波,对于500K以上至5M以下信号采用的五阶RC低通滤波器。 在软件设计部分,分成两个部分,对于底层驱动程序采用以Labwindows/CVI为平台进行开发,利用其编译和执行速度快,并且和LabVIEW能够很好连接的特性。对于上层控制软件,采用以LabVIEW为平台进行开发,充分利用其图化设计,易于扩展。 论文最后对所做工作进行了总结,提出了进一步改进的方向。

    标签: FPGA DDS 信号源

    上传时间: 2013-04-24

    上传用户:afeiafei309

  • 基于FPGA的频率特性测试仪的研制

    频率特性测试仪(简称扫频仪)是一种测试电路频率特性的仪器,它广泛应用于无线电、电视、雷达及通信等领域,为分析和改善电路的性能提供了便利的手段。而传统的扫频仪由多个模块构成,电路复杂,体积庞大,而且在高频测量中,大量的分立元件易受温度变化和电磁干扰的影响。为此,本文提出了集成化设计的方法,针对可编程逻辑器件的特点,对硬件实现方法进行了探索。 本文对三大关键技术进行了深入研究: 第一,由扫频信号发生器的设计出发,对直接数字频率合成技术(DDS)进行了系统的理论研究,并改进了ROM压缩方法,在提高压缩比的同时,改进了DDS系统的杂散度,并且利用该方法实现了幅度和相位可调制的DDS系统-扫频信号发生器。 第二,为了提高系统时钟的工作频率,对流水线算法进行了深入的研究,并针对累加器的特点,进行了一系列的改进,使系统能在100MHz的频率下正常工作。 第三,从系统频率特性测试的理论出发,研究如何在FPGA中提高多位数学运算的速度,从而提出了一种实现多位BCD码除法运算的方法—高速串行BCD码除法;随后,又将流水线技术应用于该算法,对该方法进行改进,完成了基于流水线技术的BCD码除法运算的设计,并用此方法实现了频率特性的测试。 在研究以上理论方法的基础上,以大规模可编程逻辑器件EP1K100QC208和微处理器89C52为实现载体,提出了基于单片机和FPGA体系结构的集成化设计方案;以VerilogHDL为设计语言,实现了频率特性测试仪主要部分的设计。该频率特性测试仪完成扫频信号的输出和频率特性的测试两大主要任务,而扫频信号源和频率特性测试这两大主要模块可集成在一片可编程逻辑器件中,充分体现了可编程逻辑器件的优势。 本文首先对相关的概念理论进行了介绍,包括DDS原理、流水线技术等,进而提出了系统的总体设计方案,包括设计工具、语言和实现载体的选择,而后,简要介绍了微处理器电路和外围电路,最后,较为详细地阐述了两个主要模块的设计,并给出了实现方式。

    标签: FPGA 频率特性 测试 仪的研制

    上传时间: 2013-06-08

    上传用户:xiangwuy

  • AVR频率计

    AVR单片机频率计的设计与原理图+源码,自主研发,适合有一定经验的人员。

    标签: AVR 频率计

    上传时间: 2013-06-03

    上传用户:huangzchytems