虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

SEED-DSP-FPGA

  • CPLD/FPGA数字系统设计电子书

    CPLD/FPGA是目前诮用最为广泛的两种可编程专用集成电路(ASIC),特别适合于产品的样品开发与小批量生产。本书从现代电子系统设计的角度出发,以全球著名的可编程逻辑器件供应商Xilinx公司的产品为背景,系统全面地介绍该公司的CPLD/FPGA产品的结构原理、性能特点、设计方法以及相应的EDA工具软件,重点介绍CPLD/FPGA在数字系统设计、数字通信与数字信号处理等领域中的应用。\r\n 本书内容新颖、技术先进、由浅入深,既有关于大规模可编辑逻辑器件的系统论述,又有丰富的设计应用实例。对于从事各类

    标签: CPLD FPGA 数字系统设计 电子书

    上传时间: 2013-09-06

    上传用户:Maple

  • FPGA加密的方法

    FPGA加密的方法,对于那些需要加密自己的vhdl源代码的人来说,很有用

    标签: FPGA 加密

    上传时间: 2013-09-06

    上传用户:hebmuljb

  • 用vhdl编写的基于fpga的数字频率计程序算法

    用vhdl编写的基于fpga的数字频率计程序算法

    标签: vhdl fpga 编写 数字频率计

    上传时间: 2013-09-07

    上传用户:chfanjiang

  • fpga学习中常用的缩略语

    fpga学习中常用的缩略语

    标签: fpga 缩略语

    上传时间: 2013-09-07

    上传用户:英雄

  • 一些FPGA的扩展电路原理图

    一些FPGA的扩展电路原理图,对fpga的实际很有帮助

    标签: FPGA 扩展电路 原理图

    上传时间: 2013-09-07

    上传用户:d815185728

  • 纯数字FPGA数字变频技术的方案

    FPGA数字变频技术的方案,可以和DSP配合使用。

    标签: FPGA 数字 变频技术 方案

    上传时间: 2013-11-22

    上传用户:shen954166632

  • ARM处理器的可定制MCU处理DSP算法

    DSP的使用正呈爆炸式发展。OFDM、GPS相关器、FFT、FIR滤波器或H.264之类计算密集型算法在从移动电话到汽车的各种应用中都很常见。设计人员实现DSP有三种选择:他们可以使用DSP处理器、FPGA或掩膜ASIC。ASIC具有最高的吞吐量、最低的功耗和最低的成本,但其极大的NRE和较长研制周期使其对许多设计而言并不适用。定制ASIC的研制周期可达一年之久,比最终产品的使用寿命都长。FPGA已占居较大的市场份额,因为其能提供比DSP处理器更好的吞吐量,而且没有ASIC的极大NRE和较长研制周期。 因此,常常将基于ARM的MCU和FPGA结合使用来实现这些设计,其中FPGA实现设计的DSP部分。然而,FPGA也有其自身的不足--最突出的是功耗很高(静态功耗接近2W),且性能比ASIC慢。FPGA时钟用于逻辑执行时通常限制为50MHz,而ASIC可以400MHz或更高频率执行逻辑。其他缺点还包括在IP载入基于SRAM的FPGA时安全性还不够理想,成本也较高。尽管FPGA成本已迅速降低,但价格通常在10,000片左右就不再下降,因此仍比较昂贵。 新型可定制Atmel处理器(CAP)MCU具有的门密度、单元成本、性能和功耗接近基于单元的ASIC,而NRE较低且开发时间较快。与基于ARM的非可定制标准产品MCU一样,不需要单独的ARM许可。 可定制MCU利用新型金属可编程单元结构(MPCF)ASIC技术,其门密度介于170K门/mm2与210K门/mm2之间,与基于单元的ASIC相当。例如,实现D触发器(DFF)的MPCF单元与标准的单元DFF都使用130nm的工艺,所用面积差不多相同。

    标签: ARM MCU DSP 处理器

    上传时间: 2013-10-29

    上传用户:xymbian

  • Virtex-5, Spartan-DSP FPGAs Ap

    Virtex-5, Spartan-DSP FPGAs Application Note This application note demonstrates how efficient implementations of Digital Up Converters(DUC) and Digital Down Converters (DDC) can be done by leveraging the Xilinx DSP IPportfolio for increased productivity and reduced time to development. Step-by-step instruction is given on how to perform system-level trade off analysis and develop the most efficient FPGA implementation, thus allowing engineers a flexible, low-cost and low-power alternative to ASSP technologies.

    标签: Spartan-DSP Virtex FPGAs Ap

    上传时间: 2013-10-23

    上传用户:raron1989

  • 基于DSP的H.264运动估计算法研究

    采用基于TI公司高性能Davinci系列TMS320DM6437处理器的SEED-DEC6437 EVM板作为主要硬件平台,在DSP开发环境CCS3.3中采用C语言和汇编语言混合编程实现运动估计算法的DSP移植,并加入人机接口,使用DSP/BIOS调度多个任务,从而实现了从软件平台到硬件平台的移植,成功搭建了一个基于运动估计算法的DSP应用系统。研究结果表明,使用DSP平台可以使得运动估计算法的实时性更好。

    标签: DSP 264 运动估计 算法研究

    上传时间: 2014-11-18

    上传用户:萍水相逢

  • 基于DSP的电子变倍系统设计

    采用基于TI公司高性能Davinci系列的SEED-DTK_6437作为主要硬件平台,实现TMS320DM6437与TMS320VC5402处理器之间的通信。在DSP集成开发环境CCS3.3中采用C语言和汇编语言混合编程,对摄像头采集到的实时视频图像实现了变倍算法从软件到硬件平台的移植。同时加入人机接口,实现了系统缩放倍数的切换、变倍算法的选择和感兴趣区域的提取等功能。测试结果表明,系统具有交互性强、性能稳定和实时性良好等特点。

    标签: DSP 电子 系统设计

    上传时间: 2013-10-10

    上传用户:MATAIYES