虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

SDTV-HDTV

  • 基于 FPGA 的 SDTV-HDTV 转换的研究与设计

    一种采用Altera Cyclone Ⅲ FPGA将标准清晰度电视(SDTV)转换成高清晰度电视(HDTV)的方法.用图像插值技术,充分利用了原始图像,实现视频格式水平方向上行内像素点的增加及垂直方向上行数的提升,满足高清晰度电视格式的标准输出.整个上变换模块的复杂度低,易于硬件实现,完成了专用格式转换芯片的功能,在工程应用中有利于提高系统的集成度和灵活性.

    标签: SDTV-HDTV FPGA 转换

    上传时间: 2013-11-22

    上传用户:lansedeyuntkn

  • 基于 FPGA 的 SDTV-HDTV 转换的研究与设计

    一种采用Altera Cyclone Ⅲ FPGA将标准清晰度电视(SDTV)转换成高清晰度电视(HDTV)的方法.用图像插值技术,充分利用了原始图像,实现视频格式水平方向上行内像素点的增加及垂直方向上行数的提升,满足高清晰度电视格式的标准输出.整个上变换模块的复杂度低,易于硬件实现,完成了专用格式转换芯片的功能,在工程应用中有利于提高系统的集成度和灵活性.

    标签: SDTV-HDTV FPGA 转换

    上传时间: 2013-11-19

    上传用户:jokey075

  • DCT域HDTV到SDTV转码中图像下采样算法的研究及系统实现与优化

    DCT域HDTV到SDTV转码中图像下采样算法的研究及系统实现与优化

    标签: HDTV SDTV DCT 转码

    上传时间: 2016-06-29

    上传用户:邶刖

  • HDTV码流发生器内置信源解码板和基于FPGA的显示器测试信号发生器的研究

    该论文的工作主要分为两部分,第一部分是介绍与数字高清晰度电视(HDTV)码流发生器配套的信源解码板的设计与实现.信源解码板是整个码流发生器的重要组成部分,该论文在介绍相关标准MPEG-2和AC-3以及整个码流发生器功能的基础上提出了用ST公司的芯片组实现HDTV信源解码板的设计方案.论文详细分析了各个功能模块的具体设计方法以及实现时应注意的问题.目前该课题已经成功结题,各项技术指标完全符合合作单位的要求.该论文的第二部分主要是进行基于FPGA的显示器测试信号发生器的研究与开发.在对测试信号发生器所需产生的13种测试图案和所要适应的18种显示格式的介绍之后,该论文提出了以FLEX10K50为核心控制芯片的显示器测试信号发生器的设计方案.该论文详细讨论了FPGA设计中各个功能模块的划分和设计实现方法,并介绍了对FLEX10K50进行配置的方法.

    标签: HDTV FPGA 码流 发生器

    上传时间: 2013-04-24

    上传用户:yoleeson

  • HDTV视频内容在带宽受限的广播信道环境中传送方法

    HDTV视频内容创作的繁荣以及在带宽受限的广播信道环境中传送这些视频内容的方法,不断催生新的视频压缩标准和相关视频图像处理设备。

    标签: HDTV 视频 带宽 信道

    上传时间: 2013-08-22

    上传用户:daxigua

  • Morgan.Kaufmann.Digital.Video.And.HDTV.Algorithms.And.Interfaces.eBook-LiB.pdf

    Morgan.Kaufmann.Digital.Video.And.HDTV.Algorithms.And.Interfaces.eBook-LiB.pdf

    标签: Algorithms Interfaces And eBook-LiB

    上传时间: 2015-03-18

    上传用户:trepb001

  • 高清电视HDTV信号发生器

    高清电视HDTV信号发生器,576P逐行,VHDL语言,ALTERA的Quartus II开发平台

    标签: HDTV 高清电视 信号发生器

    上传时间: 2015-07-06

    上传用户:yph853211

  • HDTV视频内容创作的繁荣以及在带宽受限的广播信道环境中传送这些视频内容的方法

    HDTV视频内容创作的繁荣以及在带宽受限的广播信道环境中传送这些视频内容的方法,不断催生新的视频压缩标准和相关视频图像处理设备。

    标签: HDTV 视频 带宽 信道

    上传时间: 2016-06-29

    上传用户:sqq

  • DVB-S+HDTV

    DVB-S+HDTV,DVB开发方面的论文,I) 基 于 C语言。对MPEG-2系统级标准关于TS码流处理的核心算法进行 建模

    标签: DVB-S HDTV

    上传时间: 2014-01-22

    上传用户:ruixue198909

  • 论文设计了基于高性能通用DSP TMS320C64x的HDTV视频解码程序。该解码 程序针对C64的特殊架构做了多方面的优化。特别是对变长解码、IDCT和运动 补偿三个关键模块人工编写了汇编语言程

    论文设计了基于高性能通用DSP TMS320C64x的HDTV视频解码程序。该解码 程序针对C64的特殊架构做了多方面的优化。特别是对变长解码、IDCT和运动 补偿三个关键模块人工编写了汇编语言程序、调整了流水线操作。经过优化,显 著提高了解码效率。通过软件仿真可以得出如下重要结论:1)进行人工汇编优 化之后的程序效率相比于仅仅采用C语言优化之后的程序效率提高了将近七倍; 2)人工汇编优化之后,对标准清晰度视频进行实时解码时要求的时钟频率仅为 228.8MHz;3)对高清晰度视频进行实时解码时要求的时钟频率在1GHz左右。这 项研究对使用通用DSP实现高清晰度电视视频解码乃至实现整个信源解码器有 重要的价值,推动了通用DSP在消费电子领域多媒体技术方面的应用。 该文讨论了如何使用Matlab 的Complier 将*.m函数编译为动态链接库DLL, 提供给VC++ 调用的方法, 提供了一种VC++与Matlab 混合编程的快速实现。

    标签: C64 320C HDTV IDCT

    上传时间: 2013-12-30

    上传用户:xiaodu1124