虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

RiSC-V 指令集

  • VIP专区-嵌入式/单片机编程源码精选合集系列(159)

    VIP专区-嵌入式/单片机编程源码精选合集系列(159)资源包含以下内容:1. 这是对于自动化测试记事本程序的补充脚本.2. Protel 99SE格式的ARM9的原理图.3. 在ALTERA的软核NIOS下watchdog组件的控制函数.4. 一份很不错的嵌入式系统开发应用论文.5. 单片机例子程序F340_example.6. %本程序中时间单位是毫秒 %频率单位为kHz %本例说明取样点数与仿真精度的关系 跟在%符号后面的是程序注释.7. LPC2378关于串口的程序.8. LPC2378读写FM24cl04.9. 嵌入式系统详细文档,!!!嵌入式系统说明文档.10. ARM嵌入式应用开发典型实例配书光盘,希望对你有用!.11. PIC中断与时间中断汇编编程.12. 能实现2_16 任意进制之间的转换.13. 用单片机读写SST48CFxxx系列CF卡.14. CAN总线的入门书.15. 三星44B0 ADS7843触摸屏驱动程序.16. 基于LPC2136的TFT真彩 液晶程序.17. 基于44b0的USBSL811_控制器的驱动程序.18. 通过同步软件来获取移动智能设备屏幕画面.19. 关于通信基本原理的仿真.20. 1335液晶的光标控制.21. s3c44b0x胡液晶驱动开发里程.22. s3c44b0的设计原理图.23. 用GNU 等免费工具开发ARM系统.24. 使用verilog语言控制CPLD通过红外收发器进行红外通讯.25. protel绘制的图片.26. 简单易懂GUI的用法.27. zigbee无线网络源码包.28. 用at89s52单片机控制步进电机实现1/8细分.29. < 嵌入式C语言程序设计>>一书的源代码.30. SST39VF1601.c sst39vf1601源代码.31. emmbeded system , very good.32. 该程序完成了c8051外围电路的驱动和串口协议的编写。希望能给大家学习51单片机带来帮助.33. LCD12864串行显示程序.34. 用于单片机开发.35. os开发的所需的鼠标驱动.36. 这个是个4个数码管显示时间的程序.37. arm精简指令集.38. 用于PLC或RTU上的MODBUS 通信代码,可以作为MODBUS程序开发参考.39. i2c源代码情景分析(beta2) 介绍i2c.40. 卡上芯片-EM4100_DS RFID.

    标签: 6.4 业余无线电 通信

    上传时间: 2013-04-15

    上传用户:eeworm

  • 30份 嵌入式ARM和Linux开发教程、书籍文档类资料合集

    怎样读Linux内核源代码.pdf 317KB2020-03-03 16:14 让你的软件飞起来(简单程序开罗思维).pdf 602KB2020-03-03 16:14 让你的软件飞起来!(软件编程思维).pdf 602KB2020-03-03 16:14 嵌入式系统的构建.pdf 1.9M2020-03-03 16:14 嵌入式FAT文件系统源码.rar 465KB2020-03-03 16:14 经典ARM开发详解.rar 306KB2020-03-03 16:14 多核编程之挑战与应对—-孔晓华_计算机系统结构.ppt 3.6M2020-03-03 16:14 《ARM体系结构与编程》.pdf 18.5M2020-03-03 16:14 UBoot移植详解.doc 66KB2020-03-03 16:14 Uboot启动过程详解.pdf 523KB2020-03-03 16:14 Uboot简介.docx 39KB2020-03-03 16:14 Trusted_Boot_Loader.pdf 180KB2020-03-03 16:14 Linux系统命令及其使用详解.pdf 393KB2020-03-03 16:14 Linux设备驱动开发详解.pdf 13.8M2020-03-03 16:14 Linux内核源代码(free).ppt 1.1M2020-03-03 16:14 Linux内核设计与实现_第三版_中文版.pdf 37.6M2020-03-03 16:14 Linux内核配置编译分析实验 .pdf 393KB2020-03-03 16:14 Linux内核Makefile.pdf 227KB2020-03-03 16:14 linuxC编程一站式学习.pdf 4.9M2020-03-03 16:14 C语言嵌入式系统编程修炼.pdf 349KB2020-03-03 16:14 C语言精彩编程百例PDF+源码.zip 31.2M2020-03-03 16:14 C语言高级教程-上海贝尔.pdf 326KB2020-03-03 16:14 ARM中MMU工作原理.pdf 150KB2020-03-03 16:14 ARM指令集.rar 412KB2020-03-03 16:14 arm上的linux内核及启动过程.pdf 435KB2020-03-03 16:14 arm入门必看经典300问.pdf 379KB2020-03-03 16:14 ARM入门宝典.pdf 1.3M2020-03-03 16:14 ARM开发工程师入门宝典.pdf 1.3M2020-03-03 16:14 Android深度探索-卷1.pdf 218.7M2020-03-03 16:14 2011并行计算与多核程序设计00-01-02多核技术导论.pdf

    标签: Visual 串口 通信技术 工程实践

    上传时间: 2013-06-11

    上传用户:eeworm

  • linux试题.rar

    常用ARM指令集及汇编 linux试题

    标签: linux 试题

    上传时间: 2013-04-24

    上传用户:qw12

  • 基于ARM多核平台的打印机JPEG高速解码引擎设计与实现

    大多数现在的PCL打印机驱动程序都是将需要打印的文件(包括图形或者文本)处理成JPEG文件发送到打印机进行打印,因为这样一方面可以减少发送给打印机的数据量,一方面可以极大的简化驱动程序的开发。而在打印机内部,这些JPEG文件又被解码成BMP文件进行进一步的处理。采用这种方式工作的打印机JPEG解码的工作占据了其CPU时间的一半以上,所以JPEG文件解码引擎是打印机的核心之一,提高JPEG的解码速度对于提高打印机的处理能力至关重要。 同时,JPEG文件解码工作是一个计算密集型的作业,主要有两个办法提高它的速度:一个是设计更高效的算法,一个是采用性能更加强劲的CPU设备。在单核CPU的嵌入式环境中,JPEG编解码速度已经几乎到了极限,难有提升的空间,然而近两年多核嵌入式芯片的出现,为大幅度提升它的性能提供了可能。 本文基于嵌入式的Linux平台,采用ARM11 MPCore4核处理器,针对PCL,XL打印机控制语言的JPEG文件解码设计和实现了一个高速引擎,主要内容为: 分析和解码PCL,XL文件,提取出其中的JPEG文件。 对JPEG文件实现并行化解码,在多个处理器核上并行处理,并针对多核处理器构架进行内存读取等方面的优化。 针对多核处理器的特点和优势,设计和实现多线程调度算法。 总结和提取数据,分析多核处理器相对于单核处理器的性能提升。 另外,为便于读者理解,文中简要介绍了ARM(SIMD)指令集,嵌入式汇编以及与硬件相关的一些概念。

    标签: JPEG ARM 多核 打印机

    上传时间: 2013-06-16

    上传用户:scorpion

  • 对基于ARM Cortex-M3嵌入式系统的仿真.txt

    现在,下一代嵌入式微处理器和软件面临着不断减小的产品寿命。而由此产生的缩短的研发周期则要求设计者能够在更短的时间内开发出更为复杂的处理器和软件。为了解决这个问题,嵌入式系统的仿真逐渐成为在新的可编程结构的开发中必不可少的工具。对于嵌入式系统仿真核心的指令集仿真器,由于普遍使用的解释型仿真器的性能较低,从十几年前开始,人们就开始了对编译型指令集仿真器的研究。但是,由于编译技术的限制,它从来没有能够在商业产品中推广。 ARM公司06年新推出的Cortex-M3系列芯片已经广泛应用在无线传感器网络等领域。本文将针对基于ARM Cortex-M3的嵌入式系统设计出一个仿真平台,以ARM Cortex-M3 所采用最新的Thumb-2 指令集作为目标指令集,设计了其仿真器,给出了一种优化的解释型指令仿真机。 1.首先介绍了Thumb-2 指令集的编程模型,包括目标指令集支持的处理器的模式、寄存器和存储器的组织。 2.其次建立了仿真平台。在平台的建立过程中,设计了结合编译技术速度和解释技术灵活性的仿真机;完成了Thumb-2 指令集体系结构的描述;实现了存储器接口,从而可以满足目标指令集对存储器的访问要求;介绍了ELF 文件格式,并设计了将ELF 文件中的指令和数据装入存储器的装载程序。 3.最后以一个基于ARM Cortex-M3 处理器的机器小车嵌入式系统为例,对仿真平台进行功能上的验证。

    标签: Cortex-M ARM txt 嵌入式系统

    上传时间: 2013-07-19

    上传用户:111111112

  • 基于ARMLinux的嵌入式系统软件测试研究与应用

    随着人们对软件产品质量要求的不断提高,软件测试技术得到越来越多的重视和应用。本文深入研究嵌入式软件的测试技术,并将研究成果应用到测试实践中。论文的主要工作有: 嵌入式软件作为一种特殊的软件,符合软件的大多数特征,要研究嵌入式软件测试就必须先了解软件测试。本文研究了软件测试基本理论和通用测试技术,对当前国内外软件测试研究现状和热点做了综合分析,为下一步研究工作打下了测试理论基础。同时,针对嵌入式系统软件的特点,研究了针对于嵌入式系统的软件测试技术,分析了嵌入式系统软件的特征及测试要求。 构建了针对嵌入式系统软件测试的完备的测试策略是本文的重点之一。它旨在建立符合嵌入式系统软件特性的测试策略。包括测试模型的建立、单元测试、软件集成测试、软件与硬件集成测试、系统测试、确认测试及回归测试。通过对嵌入式系统软件测试的研究,实现了对嵌入式系统软件测试策略的优化。 在对建立嵌入式系统软件测试环境的研究中,应用了交叉开发测试环境的概念并研究了基于驻留监控软件、指令集模拟器以及基于JTAG的调试代理的交叉测试方法。最后搭建了基于ARM-Linux的嵌入式系统软件测试环境。 依据嵌入式系统软件测试的策略并根据语言学习系统的特点进行了有针对性的测试。在针对语言学习系统进行的软件测试设计和测试实施全过程中,验证了所提出的测试策略和测试模型,确保语言学习系统的软件质量的同时提高了测试效率。

    标签: ARMLinux 嵌入式系统 软件测试

    上传时间: 2013-04-24

    上传用户:qweqweqwe

  • 64位MIPS微处理器的模块设计和FPGA验证

      作为嵌入式系统核心的微处理器,是SOC不可或缺的“心脏”,微处理器的性能直接影响着整个SOC的性能。  与国际先进技术相比,我国在这一领域的研究和开发工作还相当落后,这直接影响到我国信息产业的发展。本着赶超国外先进技术,填补我国在该领域的空白以摆脱受制于国外的目的,我国很多科研单位和公司进行了自己的努力和尝试。经过几年的探索,已经有多种自主知识产权的处理器芯片完成了设计验证并逐渐进入市场化阶段。我国已结束无“芯”的历史,并向设计出更高性能处理器的目标迈进。  艾科创新微电子公司的VEGA处理器,是公司凭借自己的技术力量和科研水平设计出的一款64位高性能RSIC微处理器。该处理器基于MIPSISA构架,采用五级流水线的设计,并且使用了高性能处理器所广泛采用的虚拟内存管理技术。设计过程中采用自上而下的方法,根据其功能将其划分为取指、译码、算术逻辑运算、内存管理、流水线控制和cache控制等几个功能块,使得我们在设计中能够按照其功能和时序要求进行。  本文的首先介绍了MIPS微处理器的特点,通过对MIPS指令集和其五级流水线结构的介绍使得对VEGA的设计有了一个直观的认识。在此基础上提出了VEGA的结构划分以及主要模块的功能。作为采用虚拟内存管理技术的处理器,文章的主要部分介绍了VEGA的虚拟内存管理技术,将VEGA的内存管理单元(MMU)尤其是内部两个翻译后援缓冲(TLB)的设计作为重点给出了流水线处理器设计的方法。结束总体设计并完成仿真后,并不能代表设计的正确性,它还需要我们在实际的硬件平台上进行验证。作为论文的又一重点内容,介绍了我们在VEGA验证过程中使用到的FPGA的主要配置单元,FPGA的设计流程。VEGA的FPGA平台是一完整的计算机系统,我们利用在线调试软件XilinxChipscope对其进行了在线调试,修正其错误。  经过模块设计到最后的FPGA验证,VEGA完成了其逻辑设计,经过综合和布局布线等后端流程,VEGA采用0.18工艺流片后达到120MHz的工作频率,可在其平台上运行Windows-CE和Linux嵌入式操作系统,达到了预计的设计要求。  

    标签: MIPS FPGA 微处理器 模块设计

    上传时间: 2013-07-07

    上传用户:标点符号

  • cortex-m3权威指南

    它基于最新最好的32位ARMv7架构——这个架构支持高度成功的Thumb-2指令集,还有很多时尚、前卫甚至崭新的特性,充满了新生代的气息。

    标签: cortex-m

    上传时间: 2013-07-20

    上传用户:qoovoop

  • 基于FPGA的8位增强型CPU设计与验证

    随着信息技术的发展,系统级芯片SoC(System on a Chip)成为集成电路发展的主流。SoC技术以其成本低、功耗小、集成度高的优势正广泛地应用于嵌入式系统中。通过对8位增强型CPU内核的研究及其在FPGA(Field Programmable Gate Arrav)上的实现,对SoC设计作了初步研究。 在对Intel MCS-8051的汇编指令集进行了深入地分析的基础上,按照至顶向下的模块化的高层次设计流程,对8位CPU进行了顶层功能和结构的定义与划分,并逐步细化了各个层次的模块设计,建立了具有CPU及定时器,中断,串行等外部接口的模型。 利用5种寻址方式完成了8位CPU的数据通路的设计规划。利用有限状态机及微程序的思想完成了控制通路的各个层次模块的设计规划。利用组合电路与时序电路相结合的思想完成了定时器,中断以及串行接口的规划。采用边沿触发使得一个机器周期对应一个时钟周期,执行效率提高。使用硬件描述语言实现了各个模块的设计。借助EDA工具ISE集成开发环境完成了各个模块的编程、调试和面向FPGA的布局布线;在Synplify pro综合工具中完成了综合;使用Modelsim SE仿真工具对其进行了完整的功能仿真和时序仿真。 设计了一个通用的扩展接口控制器对原有的8位处理器进行扩展,加入高速DI,DO以及SPI接口,增强了8位处理器的功能,可以用于现有单片机进行升级和扩展。 本设计的CPU全面兼容MCS-51汇编指令集全部的111条指令,在时钟频率和指令的执行效率指标上均优于传统的MCS-51内核。本设计以硬件描述语言代码形式存在可与任何综合库、工艺库以及FPGA结合开发出用户需要的固核和硬核,可读性好,易于扩展使用,易于升级,比较有实用价值。本设计通过FPGA验证。

    标签: FPGA CPU 8位 增强型

    上传时间: 2013-04-24

    上传用户:jlyaccounts

  • DS5250中文资料 (高速安全微控制器)

    DS5250是Maxim安全微控制器系列中的一款高度安全、4时钟每机器周期、100%兼容8051指令集的微控制器。DS5250设计用作加密引擎,应用于密码键盘、金融终端及其它数据安全性较高的应用。该器

    标签: 5250 DS 安全微控制器

    上传时间: 2013-06-02

    上传用户:daoxiang126