2812的标准CMD文件【Ram和FLASH】
标签: FLASH 2812 CMD Ram
上传时间: 2013-04-24
上传用户:晴天666
·基于FPGA的双口Ram在PC104与DSP通信中的研究与应用
标签: FPGA 104 DSP Ram
上传时间: 2013-07-04
上传用户:叶山豪
STM32F4-Discovery DMA-FLASH-Ram keil&iar例程
标签: DMA-FLASH-Ram Discovery keil STM
上传用户:a3318966
异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口Ram实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构,使得系统具有良好的可扩充性。
标签: FIFO GRAY Ram 适配
上传时间: 2013-08-08
上传用户:13817753084
测试型号为EP2C5Q208C8的FPGA的Ram是否正常,按提示操作,并显示每步的测试结果
标签: 208C Q208 FPGA 208
上传用户:zxh122
这样就可以在FPGA内实现双口Ram了...
标签: FPGA Ram 双口
上传时间: 2013-08-12
上传用户:squershop
6713emiftofpgatopci,这个是完整的一套从6713的emif到fpga的双口Ram,然后主机通过9054到双口Ram,交换数据完成
标签: 6713 emif fpga Ram
上传时间: 2013-08-18
上传用户:13215175592
针对主控制板上存储器(SRam) 存储的数据量小和最高频率低的情况,提出了基于SDR SdRam(同步动态Ram) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。
标签: SdRam SDR Ram LED
上传时间: 2013-08-21
上传用户:sjw920325
8051工作于11.0592MHZ,Ram扩展为128KB的628128,FlashRom扩展为128KB的AT29C010A\r\n 128KB的Ram分成4个区(Bank) 地址分配为0x0000-0x7FFF\r\n 128KB的FlashRom分成8个区(Bank) 地址分配为0x8000-0xBFFF\r\n 为了使8051能访问整个128KB的Ram空间和128KB的FlashRom空间,在CPLD内建两个寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址
标签: 128 FlashRom 8051 KB
上传时间: 2013-08-30
上传用户:cainaifa
一个fpga开发板的原理图,此板具有led灯、Ram、flash
标签: flash fpga led Ram
上传时间: 2013-08-31
上传用户:gxf2016