虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

RTL-usb

  • ARM] KEIL RTL-usb FOR LPC2148 的3个USB例子的阅读笔记_ARM] KEIL RTL-usb FOR LPC2148 的3个USB例子的阅读笔记_ARM] KEIL RT

    ARM] KEIL RTL-usb FOR LPC2148 的3个USB例子的阅读笔记_ARM] KEIL RTL-usb FOR LPC2148 的3个USB例子的阅读笔记_ARM] KEIL RTL-usb FOR LPC2148 的3个USB例子的阅读笔记_

    标签: KEIL RTL-usb ARM 2148

    上传时间: 2017-08-11

    上传用户:firstbyte

  • USB v1.1 RTL and design specification

    USB v1.1 RTL and design specification

    标签: specification design USB 1.1

    上传时间: 2014-11-29

    上传用户:zgu489

  • USB v1.1 RTL and design specification

    USB v1.1 RTL and design specification

    标签: specification design USB 1.1

    上传时间: 2013-12-24

    上传用户:ywqaxiwang

  • USB v1.1 RTL and design specification

    USB v1.1 RTL and design specification

    标签: specification design USB 1.1

    上传时间: 2014-01-26

    上传用户:gtzj

  • USB v1.1 RTL and design specification

    USB v1.1 RTL and design specification

    标签: specification design USB 1.1

    上传时间: 2017-01-21

    上传用户:daguda

  • USB v1.1 RTL and design specification

    USB v1.1 RTL and design specification

    标签: specification design USB 1.1

    上传时间: 2017-01-21

    上传用户:独孤求源

  • usb rtl code, to fpga or asic

    usb rtl code, to fpga or asic

    标签: code asic fpga usb

    上传时间: 2013-12-25

    上传用户:

  • USB接口引擎的软核设计与FPGA兑现.rar

    USB(UniversalSerialBus,通用串行总线)是当今消费电子产品和仪器设备中应用最广的接口协议之一,然而目前国内的USB芯片只有极少数几款,产品研究善处于起步阶段,绝大部分产品主要由国外的IC设计芯片厂商如Cypress、NEC等一些国际著名公司提供。因而,如果能够自主开发设计USB芯片以替代国外同类产品,将会有很好的市场前景和利润空间。 本论文课题是针对基于FPGA(FieldProgrammableGateArray,现场可编程门阵列器件)的数字电子产品应用设计一种实际可复用的USB接口引擎软核。该软核主要是用于处理USB标准协议包的通信处理,通过外接MCU(MultipointControlUnit,微控制器)就可以实现完整的USB接口通讯功能。它的功能相当于一些USB引擎的专用芯片如:Philips的PDIUSBD12等,其优点是结构简单、灵活性高、复用设计方便。 功能仿真和综合测试结果显示本论文所设计的接口引擎软核符合设计要求,并且软核的性能和市场上同类产品基本一致。本论文的创新之处在于:1、从可配置性角度出发设计了低速、全速、高速三种可选模式;2、支持最多31个可配置端点;3、采用了可综合、可移植的RTL(RegisterTransferLevel,寄存器传输级)代码设计规则,同时也开发了可综合的验证测试代码;4、完全由硬件实现USB通信功能。

    标签: FPGA USB 接口

    上传时间: 2013-07-18

    上传用户:JasonC

  • 嵌入式USB总线器件端处理器的FPGA实现研究

      本文提出了一种适合于嵌入式SoC的USB器件端处理器的硬件实现结构。并主要研究了USB器件端处理器的RTL级实现及FPGA原型验证、和ASIC实现研究,包括从模型建立、算法仿真、各个模块的RTL级设计及仿真、FPGA的下载测试和ASIC的综合分析。它的速度满足预定的48MHz,等效门面积不超过1万门,完全可应用于SOC设计中。  本文重点对嵌入式USB器件端处理器的FPGA实现作了研究。为了准确测试本处理器的运行情况,本文应用串口传递测试数据入FPGA开发板,测试模块读入测试数据,发送入PC机的主机端。通过NI-VISA充当软件端,检验测试数据的正确。     

    标签: FPGA USB 嵌入式 器件

    上传时间: 2013-07-24

    上传用户:1079836864

  • USB子类协议.part2

    USB子类协议.part2

    标签: part USB 协议

    上传时间: 2013-05-22

    上传用户:eeworm