虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

RS-485收发器

  • RS-232、RS-422与RS-485都是串行数据接口标准

    RS-232、RS-422与RS-485都是串行数据接口标准,最初都是由电子工业协会(EIA)制 订并发布的,RS-232在1962年发布,命名为EIA-232-E,作为工业标准,以保证不同厂家产品 之间的兼容。RS-422由RS-232发展而来,它是为弥补RS-232之不足而提出的。为改进RS-232 通信距离短、速率低的缺点,RS-422定义了一种平衡通信接口,将传输速率提高到10Mb/s, 传输距离延长到4000英尺(速率低于100kb/s时),并允许在一条平衡总线上连接最多10个接 收器

    标签: RS 232 422 485

    上传时间: 2017-06-14

    上传用户:gtzj

  • IA4421 通用ISM频段FSK收发器

    IA4421 通用ISM频段FSK收发器

    标签: 4421 FSK ISM IA

    上传时间: 2013-06-01

    上传用户:eeworm

  • IA4421-通用ISM频段FSK收发器-38页-2.9M.pdf

    专辑类-超声-红外-激光-无线-通讯相关专辑-183册-1.48G IA4421-通用ISM频段FSK收发器-38页-2.9M.pdf

    标签: 4421 2.9 FSK ISM

    上传时间: 2013-06-09

    上传用户:sn2080395

  • RS-232/RS-485无源转换电路设计.rar

    RS-232/RS-485 无源转换电路设计

    标签: RS 232 485

    上传时间: 2013-06-30

    上传用户:rocwangdp

  • RS-485总线可靠性应用研究.rar

    RS-485总线可靠性应用研究 介绍的相当详细

    标签: 485 RS 总线

    上传时间: 2013-05-17

    上传用户:as275944189

  • 基于RS-485的多点数据采集与显示系统.rar

    基于RS-485的多点数据采集与显示系统。

    标签: 485 RS 多点

    上传时间: 2013-05-24

    上传用户:huql11633

  • 采用带有收发器的全系列40-nm FPGA和ASIC实现创新设计

    本文介绍带有收发器的全系列40-nmFPGA和ASIC,发挥前沿技术优势,在前一代创新基础上,解决下一代系统难题。

    标签: FPGA ASIC 40 nm

    上传时间: 2013-07-26

    上传用户:84425894

  • DVB系统中RS编解码器的FPGA实现

    该论文讨论如何采用一种串行无逆的Berlekamp-Massey(BM)算法,设计应用于DVB系统中的RS(204,188)信道编码/解码电路,并通过FPGA的验证.RS解码器的设计采用无逆BM算法,并利用串行方式来实现,不仅避免了求逆运算,而且只需用3个有限域乘法器就可以实现,大大的降低了硬件实现的复杂度,并且因为在硬件实现上,采用了3级流水线(pipe-line)的处理结构.RS编码器的设计中,利用有限域常数乘法器的特性对编码电路进行优化.这些技术的采用大大的提高了RS编/解码器的效率,节省了RS编/解码器所占用资源.

    标签: FPGA DVB RS编解码

    上传时间: 2013-08-05

    上传用户:BOBOniu

  • 基于DVD应用的RS编译码器的研究

    纠错码技术是一种通过增加一定冗余信息来提高信息传输可靠性的有效方法。RS码是一种典型的纠错码,在线性分组码中,它具有最强的纠错能力,既能纠正随机错误,也能纠正突发错误,在深空通信、移动通信、磁盘阵列、光存储及数字视频广播(DVB)等系统中具有广泛的应用。 DVD是一种高容量的存储媒质。DVD技术的应用很广泛,在数字技术中占有重要地位。DVD系统中采用里德-所罗门乘积码(RS-PC:Reed-Solomon ProductCode)进行纠错,RS码译码器在伺服芯片中具有重要作用。 FPGA在开发阶段具有安全、方便、可随时修改设计等不可替代的优点,在电子系统中采用FPGA可以极大的提升硬件系统设计的灵活性,可靠性,同时提高硬件开发的速度和降低系统的成本。FPGA的固有优点使其得到越来越广泛的应用,FPGA设计技术也被越来越多的设计人员所掌握。 本文首先介绍了编码理论和常用的RS编译码算法,提出RS编码器实现方案,详细分析了译码器的ME算法和改进BM算法的实现,针对ME算法提出了一种流水线结构的纠删纠错RS译码器实现方案,在译码器复杂度和延时上作了折衷,降低了译码器的复杂度并提高了最高工作频率,利用有限域乘法器的特性对编译码电路进行优化。这些技术的采用大大的提高了RS编译码器的效率,节省了RS编译码器占用的资源。在Xilinx公司的Virtex-II系列FPGA上设计并成功实现了RS(208,192)编译码器。

    标签: DVD RS编译码

    上传时间: 2013-07-20

    上传用户:xinshou123456

  • 基于FPGA技术的HDLC帧收发器

    基于FPGA技术的HDLC帧收发器的设计与实现

    标签: FPGA HDLC 收发器

    上传时间: 2013-05-24

    上传用户:lindor