g a w k或GNU awk是由Alfred V. A h o,Peter J.We i n b e rg e r和Brian W. K e r n i g h a n于1 9 7 7年为U N I X创建的a w k编程语言的较新版本之一。a w k出自创建者姓的首字母。a w k语言(在其所有的版本中)是一种具有很强能力的模式匹配和过程语言。a w k获取一个文件(或多个文件)来查找匹配特定模式的记录。当查到匹配后,即执行所指定的动作。作为一个程序员,你不必操心通过文件打开、循环读每个记录,控制文件的结束,或执行完后关闭文件。
上传时间: 2014-01-02
上传用户:hwl453472107
近年来,便携式设备如掌上电脑、个人通信设备等电子消费产品得到了飞速发展,这些电子产品均采用锂电池供电。锂离子电池的电压随着充放电状态的改变会发生很大变化,使得电池电压可能高于、也可能低于系统所需电源电压,需要升压/降压DCDC转换器将变化的电池电压转换为稳定的直流电压,实现升压模式与降压模式之间的平滑过渡和提高过渡模式的效率是升压/降压DC-DC转换器研究的热点和难点。本文首先介绍了H桥升压降压转换器的工作原理与存在的问题。系统在升压和降压转换过程中,会发生跳周期现象,产生较大输出纹波,因此本文提出在该转换模式下,增加H桥非反相工作模式作为过渡模式,以减小系统的输出纹波。在过渡模式下为了得到高的转换效率,因此本文改进H桥非反相工作模式,来提高系统的转换效率。其次,本文推导出H桥升压/降压转换器的三种工作模式包括升压模式、过渡模式、降压模式的小信号模型,用 sisotool工具搭建系统频域模型,确定系统的补偿方案,再用 simulink搭建整个H桥升压降压转換器系统,在三种工作模式下验证补偿方案。最后,本论文采用035 um TSMCCMOS工艺设计H桥升压/降压DCDC转换器,可输入电压范围是2.7-52V,VFB为1.2V,开关频率范围为300KHz-2MHz,输出最大电流为600mA。提取电路网表,在开关频率为1MH条件下,Hspice仿真与分析,从仿真结果上看,当输出电阻分别为R=5.59和R=339重载情况下下,系统在升压模式的转换效率为91%和94%、在升压降压模式的转换效率为75%和83%、在降压模式下转换效为73%和79%,过渡模式下的纹波为30mV:当输出电阻R=509轻载条件下,输入电压分别为2.7V、3.3V、4.2V,系统的转换效率分别为79%、65%、73%以上结果表明本文所实现的DC电路达到高效、纹波小的要求
标签: DC-DC转换器
上传时间: 2022-04-08
上传用户:kingwide
ITU-R BT.656数据协议
上传时间: 2013-05-22
上传用户:eeworm
数字图像处理(K.R.Castkeman)
上传时间: 2013-06-18
上传用户:eeworm
数字图像处理(K.R.Castkeman)
上传时间: 2013-06-06
上传用户:eeworm
专辑类-超声-红外-激光-无线-通讯相关专辑-183册-1.48G ITU-R-BT.656数据协议-15页-0.4M.pdf
上传时间: 2013-05-22
上传用户:@小小羊
专辑类-数字处理及显示技术专辑-106册-9138M 数字图像处理-K.R.Castkeman-583页-26.1M.pdf
上传时间: 2013-07-17
上传用户:Yukiseop
H桥的一些资料,自己整理得,包括一些电路图和pdf文档资料
标签: H桥驱动
上传时间: 2013-04-24
上传用户:banyou
对弓网故障的检测是当今列车检测的一项重要任务。原始故障视频图像具有极大的数据量,使实时存储和传输故障视频图像极其困难。由于视频的数据量相当大,需要采用先进的视频编解码协议进行处理,进而实现检测现场的实时监控。 @@ H.264/AVC(Advanced Video Coding)作为MPEG-4的第10部分,因其具有超高的压缩效率、极好的网络亲和性,而被广泛研究与应用。H.264/AVC采用了先进的算法,主要有整数变换、1/4像素精度插值、多模式帧间预测、抗块效应滤波器和熵编码等。 @@ 本文使用硬件描述语言Verilog,以红色飓风 II开发板作为硬件平台,在开发工具QUARTUSII 6.0和MODELSIM_SE 6.1B环境中完成软核的设计与仿真验证。以Altera公司的CycloneII FPGA(Field Programmable Gate Array)EP2C35F484C8作为核心芯片,实现视频图像采集、存储、显示以及实现H.264/AVC部分算法的基本系统。 @@ FPGA以其设计灵活、高速、具有丰富的布线资源等特性,逐渐成为许多系统设计的首选,尤其是与Verilog和VHDL等语言的结合,大大变革了电子系统的设计方法,加速了系统的设计进程。 @@ 本文首先分析了FPGA的特点、设计流程、verilog语言等,然后对静态图像及视频图像的编解码进行详细的分析,比如H.264/AVC中的变换、量化、熵编码等:并以JM10.2为平台,运用H.264/AVC算法对视频序列进行大量的实验,对不同分辨率、量化步长、视频序列进行编解码以及对结果进行分析。接着以红色飓风II开发板为平台,进行视频图像的采集存储、显示分析,其中详细分析了SAA7113的配置、CCD信号的A/D转换、I2C总线、视频的数字化ITU-R BT.601标准介绍及视频同步信号的获取、基于SDRAM的视频帧存储、VGA显示控制设计;最后运用verilog语言实现H.264/AVC部分算法,并进行功能仿真,得到预计的效果。 @@ 本文实现了整个视频信号的采集存储、显示流程,详细研究了H.264/AVC算法,并运用硬件语言实现了部分算法,对视频编解码芯片的设计具有一定的参考价值。 @@关键词:FPGA;H.264/AVC;视频;verilog;编解码
上传时间: 2013-04-24
上传用户:啦啦啦啦啦啦啦
自香农先生于1948年开创信息论以来,经过将近60年的发展,信道编码技术已经成为通信领域的一个重要分支,各种编码技术层出不穷。目前广泛研究的低密度奇偶校验(LDCP)码是由R.G.Gallager先生提出的一种具有逼近香农限性能的优秀纠错码,并已在数字电视、无线通信、磁盘存储等领域得到大量应用。 目前数字电视已经成为最热门的话题之一,用手机看北京奥运,已经成为每一个中国人的梦想。最近两年我国颁布了两部与数字电视有关的通信标准,分别是数字电视地面传输标准(DMB-TH)和移动多媒体(CMMB)即俗称的手机电视标准。数字电视正与每个人走得越来越近,我国预期在2015年全面实现数字电视并停止模拟电视的播出。作为数字电视标准的核心技术之一的前向纠错码技术已经成为众多科研单位的研究热点,相应的编解码芯片更成为重中之重。在DMB-TH标准中用到了LDPC码和BCH码的级联编码方式,在CMMB标准中用到了LDPC码和RS码的级联编码方式,在DVB-S2标准中用到了LDPC码和BCH码的级联编码方式。 本论文以目前最重要的三个与数字电视相关的标准:数字电视地面传输标准(DMB-TH)、手机电视标准(CMMB)以及数字卫星电视广播标准(DVB-S2)为切入点,深入研究它们的编码方式,设计了这三个标准中的LDPC码编码器,并在FPGA上实现了前两个标准的编码芯片,实现了DMB-TH标准中0.4、0.6以及0.8三种码率的复用。在研究CMMB标准中编码器设计时,提出一种改进的LU分解算法,该分解方式适合任意的H矩阵,具有一定的广泛性。测试结果表明,芯片逻辑功能完全正确,速度和资源消耗均达到了标准的要求,具有一定的商用价值。
上传时间: 2013-07-07
上传用户:327000306