LCD显示,用verilog写的,QuartusII
标签: LCD
上传时间: 2014-01-01
上传用户:qw12
实现一个10秒倒计时电路,要求使用8*8点阵显示计时结果。在QuartusII平台上设计程序和仿真题目要求,并下载到实验板验证实验结果。
标签: 倒计时电路
上传时间: 2017-05-10
上传用户:wpwpwlxwlx
512×8bid的FIFO 含工程文件,基于QuartusII
标签: 8bid FIFO 512 工程
上传时间: 2014-01-12
上传用户:离殇
golomb编码,用于无损图像压缩等,基于QuartusII平台。
标签: golomb 编码
上传时间: 2013-12-24
上传用户:ccclll
verilog编写的16qam调制程序,将所有东西装入工程,运行mmm16主程序。其中载波为一个周期采十个点,并乘以2^8-1取整数。在QuartusII运行通过。
标签: verilog qam 16 编写
上传时间: 2017-07-26
上传用户:zhangjinzj
---简化版,实现PCI总线控制--- 器件:ep1c6 开发工具:QuartusII 功能:简化PCI总线接口,占用资源少; 实现单路曼彻斯特码的收发。
标签:
上传时间: 2017-08-03
上传用户:qazxsw
在VGA显示器上显示8色竖彩条,使用verilog语言编写,QuartusII编译成功
标签: verilog VGA 显示器 语言
上传用户:脚趾头
使用QuartusII时的驱动文件,适用于各种版本的电脑
标签: 驱动器文件
上传时间: 2015-06-06
上传用户:liu541304681
实验内容: 1.利用QuartusII的"MegaWizard Plug-In Manager", 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE 把它们作为一个project,DEVICE选用EPF10K70RC240-4,对它们进行 时序仿真,将仿真波形(输入输出选用group)文件提交。 2.利用QuartusII的"MegaWizard Plug-In Manager"中的LPM_COUNTER, 设计一个20bit的up_only COUNTER, 要求该COUNTER在FE0FA和FFFFF之间自动循环计数; 分析该COUNTER在EPM7128SLC84-7、EPM7128SLC84-10、 和EPF10K70RC240-2、EPF10K70RC240-4几种芯片中的最大工作频率; 请将计数器的输出仿真波形文件提交(特别注意在0FFFFCH--0FE0FFH之间的仿真波形图)。 (仅EPF10K70RC240-4芯片,最大允许Clock频率下)。
标签: 实验
上传时间: 2016-10-18
上传用户:jack
用VerilogHDL语言在DE2开发板上实现的数字日历功能,直接基于QuartusII的工程案例,可以直接使用。
标签: FPGA 数字
上传时间: 2017-04-09
上传用户:小盖子1980