Pseudo Code of Bee Colony Algorithm
标签: Algorithm Pseudo Colony Code
上传时间: 2013-12-12
上传用户:love_stanford
arc engine的符号库管理源代码,实现二次开发的符号库管理
上传时间: 2017-05-08
上传用户:leehom61
I designed the digital multi-function human-computer interaction of arc welding inverter power system
标签: multi-function human-computer interaction designed
上传时间: 2017-06-24
上传用户:wang0123456789
Fast DOA Estimation Algorithm using Pseudo Covariance Matrix的程序
标签: Covariance Estimation Algorithm Pseudo
上传时间: 2017-07-18
上传用户:wqxstar
A code for pseudo coloring the images
标签: coloring pseudo images code
上传时间: 2017-07-23
上传用户:hongmo
In this paper, the feasibility of replacing a chaos source by an equivalent digital pseudo-random generator realized using Linear Feedback Shift Register (LFSR) is studied. Particular emphasis is given on the digital implementation Piece-Wise Linear Affine Maps (PWAM). As an application, an FPGA implementation of four different maps has been experimentally verified in a FM-DCSK test radio system.
标签: pseudo-random feasibility equivalent replacing
上传时间: 2013-12-13
上传用户:从此走出阴霾
arc to arc cutting point python sample with tix - "interactive"
标签: interactive arc cutting python
上传时间: 2014-01-09
上传用户:SimonQQ
基于Arc-GIS-Engine-的GIS-开发的系统设计与实现这是一份非常不错的资料,欢迎下载,希望对您有帮助!
标签: gis系统
上传时间: 2021-12-30
上传用户:kingwide
伪随机序列 (Pseudo-Random Sequence,PRS)广泛应用于密码学、扩频通信、雷达、导航等领域,其设计和分析一直是国际上的研究热点。混沌序列作为一种性能优良的伪随机序列,近年来受到越来越多的关注。寻找一种性能更为良好的混沌伪随机序列(ChaosPseudo Random Sequence,CPRS)并且完成其硬件实现,在理论研究与工程应用上都是十分有价值的。基于切延迟椭圆反射腔映射混沌系统(Tangent-Delay Ellipse Reflecting Cavity map System,TD-ERCS)已被理论分析和测试证明具有良好的密码学性质。本文介绍了一种基于TD-ERCS构造伪随机序列发生器 (Pseudo Random SequenceGenerator,PRSG)的新方法;并基于这种方法,提出了以现场可编程门阵列 (Field Programmable Gate Array,FPGA)为平台的硬件设计实现方案,采用硬件描述语言 (VHSIC Hardware DescriptionLanguage,VHDL )完成了整个系统的设计,通过了仿真与适配,完成了硬件调试;详细地论述了系统总体框架及内部模块设计,重点介绍了TD-ERCS算法实现单元的设计,并在系统中设计加入了异步串行接口,完善了整个系统的模块化,可使系统嵌入到现有的各类密码系统与设备中;基于FDELPHI编程环境,完成了计算机应用软件的设计,为使用基于TD-ERCS开发的PRSG硬件产品提供了人机交互界面,也为分析与测试硬件系统产生的CPRS提供了方便;同时依据美国国家标准与技术研究院 (National Institute of Standards andTechnology,NIST)提出的伪随机序列性能指标,对软件与硬件系统产生的CPRS进行了标准测试,软件方法所得序列各项性能指标完全合格,硬件FPGA所得序列仅三项测试未能通过,其原因有待进一步研究。
上传时间: 2013-06-20
上传用户:heart520beat
硬件电路设计之主芯片选型 平台的选择很多时候和系统选择的算法是相关的,所以如果要提高架构,平台的设计能力,得不断提高自身的算法设计,复杂度评估能力,带宽分析能力。 常用的主处理器芯片有:单片机,ASIC,RISC(DEC Alpha、ARC、ARM、MIPS、PowerPC、SPARC和SuperH ),DSP和FPGA等,这些处理器的比较在网上有很多的文章,在这里不老生常谈了,这里只提1个典型的主处理器选型案例
上传时间: 2013-11-05
上传用户:HGH77P99