基于FPGA的智能控制器设计及测试方法研究
标签: FPGA 智能控制器 方法研究 测试
上传时间: 2013-08-08
上传用户:aa7821634
基于FPGA的VGA图像控制器的设计与实现
标签: FPGA VGA 图像控制器
上传时间: 2013-08-09
上传用户:sclyutian
基于FPGA的VGA图形控制器的实现方法
标签: FPGA VGA 图形控制器 实现方法
上传时间: 2013-08-10
上传用户:micheal158235
目前市面上比较流行的can协议vhdl控制器,提供源码参考设计,同仁可自行下载
标签: vhdl can 协议 控制器
上传时间: 2013-08-12
上传用户:非洲之星
用Altera CPLD做为控制器从Flash上读取image文件对Altera FPGA编程
标签: Altera Flash image CPLD
上传时间: 2013-08-13
上传用户:zwei41
基于FPGA的SPI控制器.doc,包括FPGA实现地源代码和协议的基本介绍\\r\\n
标签: FPGA SPI 控制器
上传时间: 2013-08-14
上传用户:lili123
基于ARM 微控制器配置FPGA 的实现\r\n摘 要:介绍了基于ARM 内核的ATMEL AT91FR4081 微控制器以J TAG 的ISP 方式配置XILINX\r\nXC2S150PQ208 FPGA 的实现过程。这是一种灵活和经济的FPGA 的配置方法。介绍了ISP 和J TAG 的原\r\n理、系统实现的流程、硬件电路设计、J TAG 驱动算法的实现和配置时间的测试结果。
标签: XILINXFPGA ATMEL 4081 JTAG
上传时间: 2013-08-15
上传用户:gououo
FPGA的uart控制器的verilog源程序,在cyclone II EP2C8Q208上调试运行成功
标签: verilog FPGA uart 控制器
上传用户:qazxsw
本文介绍一种以CPLD[1]为核心、以VHDL[2]为开发工具的时间控制器,该控制器不仅具有时间功能,而且具有定时器功能,能在00:00~23:59之间任意设定开启时间和关闭时间,其设置方便、灵活,广泛应用于路灯、广告灯箱、霓虹灯等处的定时控制。
标签: CPLD VHDL 核心 开发工具
上传时间: 2013-08-16
上传用户:chenjjer
针对嵌入式系统的底层网络接口给出了一种由FPGA实现的以太网控制器的设计方法.该控制器能支持10Mbps和100Mbps的传输速率以及半双工和全双工模式,同时可提供MII接口,可并通过外接以太网物理层(PHY)芯片来实现网络接入\r\n
标签: FPGA 嵌入式系统 以太网控制器 底层
上传时间: 2013-08-18
上传用户:青春给了作业95