虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

PERIPHERAL

PERIPHERAL,外围设备是指安装在计算机主机外的硬设备,透过各式适配卡与排线来和计算机主机相连接,提供与扩充各式各样的计算机功能。
  • spi协议英文详解

    In this presentation, we will look at what the Serial PERIPHERAL Interface, otherwise known as the SPI, is. and how it is used to communicate data to and from the PICmicro microcontroller.SPl is frequently used when few 1/O lines are available, but communication between two or more devices must be fast and easy to implement.In this presentation, we will discuss the following topics: We will first cover an Overview of SPI This section of the tutorial will introduce you to SPI and its concepts.Next, we will examine the use of SPI on the PICmicro MCU.The details of how SPI is implemented on a PICmicro device will be examined.Then, a Code Walkthrough will be given.The walkthough will explore code for both an SPI Master and SPI Slave. The example will have the Master generate data for sending to the slave.Finally, there will be a few resources given at the end of the presentation. These resources will allow you to explore in more detail the SPI interface

    标签: spi协议

    上传时间: 2022-06-20

    上传用户:

  • SPI串行EEPROM系列中文数据手册

    说明:Microchip Technology Inc.采用存储容量为1 Kb至1Mb的低电压串行电可擦除PROM(Electrically Erasable PROM,EEPROM),支持兼容串行外设接口(Serial PERIPHERAL Interface,SPI)的串行总线架构,该系列器件支持字节级和页级功能,存储容量为512 Kb和1Mb的器件还通常与基于闪存的产品结合使用,具有扇区和芯片擦除功能。所需的总线信号为时钟输入(SCK)线、独立的数据输入(S1)线和数据输出(SO)线。通过片选(CS)输入信号控制对器件的访问。可通过保持引脚(HOLD)暂停与器件的通信。器件被暂停后,除片选信号外的所有输入信号的变化都将被忽略,允许主机响应优先级更高的中断。整个SPI兼容系列器件都具有标准的8引脚PDIP和SOIC封装,以及更高级的封装,如8引脚TSSOP,MSOP.2x3DFN,5x6 DFN和6引脚SOT-23封装形式。所有封装均为符合RoHS标准的无铅(雾锡)封装。引脚图(未按比例绘制)

    标签: spi eeprom

    上传时间: 2022-06-20

    上传用户:fliang

  • SPI通信的总结

    STM32---SPI通信的总结(库函数操作)本文主要由7 项内容介绍SPI 并会在最后附上测试源码供参考:1. SPI 的通信协议2. SPI 通信初始化(以STM32为从机, LPC1114为主机介绍)3. SPI 的读写函数4. SPI 的中断配置5. SPI 的SMA 操作6. 测试源码7. 易出现的问题及原因和解决方法一、SPI 的通信协议SPI(Serial PERIPHERAL Interfac)e是一种串行同步通讯协议,由一个主设备和一个或多个从设备组成,主设备启动一个与从设备的同步通讯,从而完成数据的交换。SPI 接口一般由4 根线组成,CS片选信号(有的单片机上也称为NSS),SCLK时钟信号线, MISO 数据线(主机输入从机输出) ,MOSI 数据线(主机输出从机输入),CS 决定了唯一的与主设备通信的从设备,如没有CS 信号,则只能存在一个从设备,主设备通过产生移位时钟信号来发起通讯。通讯时主机的数据由MISO 输入,由MOSI 输出,输入的数据在时钟的上升或下降沿被采样,输出数据在紧接着的下降或上升沿被发出(具体由SPI的时钟相位和极性的设置而决定) 。

    标签: spi 通信

    上传时间: 2022-06-22

    上传用户:shjgzh

  • STM32的SPI通信总结-含DMA

    本文主要由7 项内容介绍SPI并会在最后附上测试源码供参考:1. SPI的通信协议2. SPI通信初始化(以STM32为从机, LPC1114为主机介绍)3. SPI的读写函数4. SPI的中断配置5. SPI的SMA操作6. 测试源码7. 易出现的问题及原因和解决方法一、SPI的通信协议SPI(Serial PERIPHERAL Interface)是一种串行同步通讯协议,由一个主设备和一个或多个从设备组成,主设备启动一个与从设备的同步通讯,从而完成数据的交换。SPI 接口一般由4 根线组成, CS片选信号(有的单片机上也称为NSS),SCLK时钟信号线, MISO数据线(主机输入从机输出),MOSI数据线(主机输出从机输入) ,CS 决定了唯一的与主设备通信的从设备,如没有CS 信号,则只能存在一个从设备,主设备通过产生移位时钟信号来发起通讯。通讯时主机的数据由MISO输入,由MOSI输出,输入的数据在时钟的上升或下降沿被采样,输出数据在紧接着的下降或上升沿被发出(具体由SPI的时钟相位和极性的设置而决定) 。二、以STM32为例介绍SPI通信1. STM32f103 带有3 个SPI模块其特性如下:2 SPI

    标签: stm32 spi通信 dma

    上传时间: 2022-06-22

    上传用户:

  • STM32F4 DSP and standard PERIPHERALs library 标准库

    STM32F4 DSP and standard PERIPHERALs library,由于网站的50M大小设置,所以把标准库配套的说明给删除了,若有需要请去st官网下载https://www.st.com/content/st_com/zh/products/embedded-software/mcu-mpu-embedded-software/stm32-embedded-software/stm32-standard-PERIPHERAL-libraries/stsw-stm32065.html#get-software。 STSW-STM32065 V1.8.0版本,除了电子说明书/help文档,其他都有。

    标签: stm32f4 dsp

    上传时间: 2022-06-22

    上传用户:qdxqdxqdxqdx

  • SPI时序图详解

    SPI总线协议及SPI时序图详解SP1是英语Serial PERIPHERAL Interface的缩写,顾名思义就是串行外围设备接口。SPI是一种高速的、全双工、同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议。SP1是一个环形总线结构,由ss(cs)、sck,sdi、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。上升沿发送、下降沿接收、高位先发送上升沿到来的时候,sdo上的电平将被发送到从设备的寄存器中,下降沿到来的时候,sdi上的电平将被接收到主设备的寄存器中,假设主机和从机初始化就绪:并且主机的sbuff-Oxaa(10101010),从机的sbuff-0x55(01010101),下面将分步对spi的8个时钟周期的数据情况演示一遍(假设上升沿发送数据)。

    标签: spi 时序

    上传时间: 2022-06-23

    上传用户:fliang

  • SPI详解(AVR)

    一.SPI总线简介串行外围设备接口SPI(serial PERIPHERAL interface)总线技术是Motorola公司推出的一种同步串行接口。SPI用于CPU与各种外围器件进行全双工、同步串行通讯。它只需四条线就可以完成MCU与各种外围器件的通讯,这四条线是:串行时钟线(CSK、主机输入/从机输出数据线(MISO)、主机输出/从机输入数据线(MOSI)、低电平有效从机选择线CS。当SPI工作时,在移位寄存器中的数据逐位从输出引脚(MOSl)输出(高位在前),同时从输入引脚(MISO)接收的数据逐位移到移位寄存器(高位在前)。发送一个字节后,从另一个外围器件接收的字节数据进入移位寄存器中。即完成一个字节数据传输的实质是两个器件寄存器内容的交换。主SPI的时钟信号(SC)使传输同步。其典型系统框图如下图所示。

    标签: spi avr

    上传时间: 2022-06-25

    上传用户:

  • 基于FPGA与单片机的SPI接口的实现.

    在数字技术高速发展的今天,有许多芯片被用作数据交换的核心器件,以起到承上启下数据交换的权纽作用。FPGA即现场可编程门阵列,由于其运行速度快且具有可编程的灵活性,现在已经成为EDA设计的主要逻辑器件,SPI接口技术是一种高速高效率的串行接口技术,主要用于扩展外设和进行数据交换,在许多高档的单片机中,已经作为一种配置标准。如AT8958252.ADC812等等,使工程技术人员在设计系统时具有更大的灵活性,因而受到工程技术人员的欢迎。但像MCS51系列、MCS96系列等应用非常广泛的单片机并不带SPI接口,这样就限制了在这些系统中使用带SPI接口的器件。该文将用软件模拟SPI接口时序的方法来实现MCU与FPGA之间的数据换换。1 SP1总线接口概述SPI(Serial PERIPHERAL Interfce-串行外设接口)总线系统是一种同步串行外设接口,允许MCU与各种外围设备以串行方式进行通信、数据交换。SPIT在芯片的管脚上只占用4根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议.SPI是一个环形总线结构,由SS(CS)、SCK.SDI SD0构成,其时序其实很简单,主要是在SK的控制下,两个双向移位寄存器进行数据交换。SPI主要特点有:可以同时发出和接收串行数据;可以当作主机或从机工作:提供频率可编程时铁发送结束中断标志;写冲突保护;总线竞争保护等。

    标签: fpga 单片机 spi 接口

    上传时间: 2022-06-26

    上传用户:

  • UCOSII在LPC1768基于固件库20下的移植

    前言:我从2011年年初开始玩LPC1768,在公司做过几个LPC1768的小项目,都是基于UCOS-112.86操作系统和LPC17Xx V2.0固件库(还有的基于ulP1.0以态网协议栈),产品运行稳定,芯片级操作也十分方便(毕竟是基于固件库操作,不用管那些复杂的寄存器),在官网看到不知何时出了UCOS-I1-V2.91,于是准备应用本版本编写今后的程序,移植时,有意留心写下这篇移植步骤,希望对初学者有帮助。一、移植前的准备工作下载所需文件:1、在LPCWARE官网下载LPC175x 6x CMSIS-Compliant Standard PERIPHERAL Firmware Driver Library(LPC175X,LPC176x固件驱动库),下载地址链接:http://www.lpcware.com/content/nxpfile/lpc175x6x-cmsis-compliant-standard-perip heral-firmware-driver-library-keil-iar-gnu进入网址选择lpc175x6xcmsis-driver_library.zip下载pctis su amas aer baryp2i56tes(也可以在NXP官网下载,但本人去年下载的固件库编译时出现N多警告,看E不爽,自己改又不怕改出问题)2、在UCOS-1l官网下载UCOS-Il-V291源码(上面描述为2.89,但实际内核为2.91),下载地址链接http://micrium.com/page/downloads/source_code进入网址选择UC/os-11下载,如下

    标签: ucosii lpc1768

    上传时间: 2022-06-26

    上传用户:zhanglei193

  • SPI总线协议及SPI时序图详解含实例

    SPI总线协议及SPI时序图详解SPI,是英语Serial PERIPHERAL Interface的缩写,顾名思义就是串行外围设备接口。SPl,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议。SPI是一个环形总线结构,由ss(cs)、sck、sdi、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。上升沿发送、下降沿接收、高位先发送。上升沿到来的时候,sdo上的电平将被发送到从设备的寄存器中。下降沿到来的时候,sdi上的电平将被接收到主设备的寄存器中。假设主机和从机初始化就绪:并且主机的sbuff=0xaa(10101010),从机的sbuff=0x55(01010101),下面将分步对spi的8个时钟周期的数据情况演示一遍(假设上升沿发送数据)。

    标签: spi总线协议 时序

    上传时间: 2022-06-28

    上传用户: