虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

PCB设计教程

  • OSG程序设计教程

    FreeSouth[杨石兴]编著的OpenSceneGraph程序设计教程,281页,PDF版

    标签: OSG 程序设计 教程

    上传时间: 2020-12-18

    上传用户:

  • 最新印制电路板(PCB)设计技术与实践

    印制电路板(PCB)设计技术与实践  印制电路板(PCB)设计技术与实践

    标签: 印制电路板 pcb

    上传时间: 2021-10-16

    上传用户:kent

  • 西电-印刷电路板(PCB)设计指南

    西电-印刷电路板(PCB)设计指南西电-印刷电路板(PCB)设计指南

    标签: 印刷电路板 PCB

    上传时间: 2021-10-16

    上传用户:aben

  • HVAC 风机三相 ECM 电机控制器(原理图+PCB+设计说明+BOM)

    HVAC 风机三相 ECM 电机控制器(原理图+PCB+设计说明+BOM)HVAC 风机三相 ECM 电机控制器(原理图+PCB+设计说明+BOM)

    标签: ECM 电机控制器

    上传时间: 2021-11-03

    上传用户:

  • Verilog数字系统设计教程

    Verilog数字系统设计教程_第二版,夏宇闻,北京高等教育出版社

    标签: Verilog 数字系统 设计教程

    上传时间: 2021-11-03

    上传用户:cikeok

  • (整理)单片机最小系统PCB设计protel实验报告

    该文档为(整理)单片机最小系统PCB设计protel实验报告资料,讲解的还不错,感兴趣的可以下载看看…………………………

    标签: 单片机

    上传时间: 2021-11-07

    上传用户:canderile

  • PCB设计中3W原则20H原则和五五原则都是什么

    3W原则在PCB设计中为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持大部分电场不互相干扰,这就是3W规则。3W原则是指多个高速信号线长距离走线的时候,其间距应该遵循3W原则,例如时钟线,差分线,视频、音频信号线,复位信号线及其他系统关键电路需要遵循3W原则,而并不是板上所有的布线都要强制符合3W原则。 满足3W原则能使信号间的串扰减少70%,而满足10W则能使信号间的串扰减少近98%。 3W原则虽然易记,但要强调一点,这个原则成立是有先前条件的。从串扰成因的物理意义考量,要有效防止串扰,该间距与叠层高度、导线线宽相关。对于四层板,走线与参考平面高度距离(5~10mils),3W是够了;但两层板,走线与参考层高度距离(45~55mils),3W对高速信号走线可能不够。3W原则一般是在50欧姆特征阻抗传输线条件下成立。一般在设计过程中因走线过密无法所有的信号线都满足3W的话,我们可以只将敏感信号采用3W处理,比如时钟信号、复位信号。

    标签: pcb

    上传时间: 2021-11-08

    上传用户:wangshoupeng199

  • 单片机最小系统的PCB设计报告(完整)

    该文档为单片机最小系统的PCB设计报告(完整)要点资料,讲解的还不错,感兴趣的可以下载看看…………………………

    标签: 单片机

    上传时间: 2021-11-09

    上传用户:

  • 175-四层电路板的PCB设计

    四层电路板的PCB设计;四层电路板的PCB设计

    标签: 电路板 pcb

    上传时间: 2021-11-10

    上传用户:

  • PCB设计十大误区-绕不完的等长(一)

    1.关于等长第一次听到“绕等长工程师”这个称号的时候,我和我的小伙伴们都惊呆了。每次在研讨会提起这个名词,很多人也都是会心一笑。 不知道从什么时候起,绕等长成了一种时尚,也成了PCB设计工程师心中挥不去的痛。需要等长设计的总线越来越多,等长的规则越来越严格。5mil已经不能满足大家的目标了,精益求精的工程师们开始挑战1mil,0.5mil……还听过100%等长,没有误差的要求。 为什么我们这么喜欢等长?打开PCB设计文件,如果没有看到精心设计的等长线,大家心中第一反应应该是鄙视,居然连等长都没做。也有过在赛格买主板或者显卡的经验,拿起板子先看看电容的设计,然后再看看绕线,如果没有绕线或者绕线设计不美观,直接就Pass换另一个牌子。或许在我们的心中,等长做的好,是优秀PCB设计的一个体现。 做过一个非正规的统计(不过一博每年上万款PCB设计,我们的采样基本上也可以算做大数据了),稍微复杂一点的高速板子,绕等长要占据总设计时间的20%~30%。如果等长规则更严格,或者流程控制不好,做了等长之后再反复修改,这个时间还会更多。

    标签: pcb

    上传时间: 2021-11-11

    上传用户: