、实验目的 1、通过编程熟悉VC++的Win32 Console Application的编程环境; 2、通过编程熟悉PCI-1711数据采集卡的数据输入输出; 3、掌握PID控制器的编程方法; 4、了解闭环控制系统的概念与控制方法; 5、熟悉定时器及显示界面的使用方法; 二、实验设备 1.THBDC-1型 控制理论• 计算机控制技术实验平台 2.PCI-1711数据采集卡一块 3.PC机1台(安装软件“VC++”及“THJK_Server”)
标签: Application Console 1711 编程
上传时间: 2014-01-15
上传用户:qweqweqwe
飞思卡尔08单片机程序,其功能通过串口为接收上位机(PC机等)的指令,解码后,通过CAN总线发往下位机
上传时间: 2013-12-21
上传用户:gut1234567
用于在VMware虚拟机上搭建VxWorks开发环境的AMD网卡驱动的替换。
上传时间: 2015-03-29
上传用户:缱绻abc
PC终端调试工具软件:Windows网络分析工具网络设置工具POP 4.1+串口调试助手ComPort-0P地址动态绑定功能;路由信息查询和配置功能;MAC地址信息查询、更改功能;MAC、主机信息扫描功能;MAC地址与厂家对应表;本机网络报文统计功能;本机端口列表、远程端口扫描功能;常用端口对照表;端口映射功能;网卡流量统计和指示功能;
上传时间: 2021-12-26
上传用户:
USB音频方案,USB声卡方案1. 描述ATE1133是一颗包含音频编解码器、HIFI级单麦克风输入和立体声耳机输出解决方案。内部集成多个模块,包括高速&全速USB Host/Device收发器(PHY),ARM??Cortex?-M4?32-bit?MCU内核主频96MHZ,16bit ADC采样率:48、96KHZ、16bit DAC采样率:48、96KHZ,支持标准安卓耳机线控按键控制,支持美标CTIA带耳机插拔检测。它非常适用于USB C型桌面拓展坞、数据音频HUB、视频会议、Type-c耳机、C型音频转接头、USB话务耳机、USB车载AUX音频线等应用。此外还支持上位机Windows PC端软件界面在线调试仿真和更新片内flash闪存。2.特点·符合USB 2.0全速运行·符合USB AUDIO & HID设备类规范·支持Headset模式·支持Microphone模式·支持Speaker模式·支持硬件设置三种模式切换·支持左右声道平衡·麦克风Audio-ADC参数: 采样率:48、96KHZ 位宽:16Bit THD+N=0.005% SNR≥98 Bias电压:3V·立体声耳机输出Audio-DAC参数: 采样率:48、96KHZ 位宽:16Bit THD+N=0.003%(RL=32Ω) RL输出摆幅=1.6V 直驱16/32Ω耳机,最大功率35mW·内置低功耗ARM核心,全速运行功耗=3.3V@18ma,功耗0.06mW·支持线控耳机模式:上一曲、下一曲、播放/暂停、点按音量加减、长按音量连续加减·芯片单电源供电:3.3~5V-MAX·32针脚QFN32 4X4 封装
上传时间: 2022-03-22
上传用户:shjgzh
单片机是通过将大量外围设备和CPU集成在一个芯片中,使计算机系统更小,更容易集成进复杂的而对体积要求严格的控制设备当中。它靠程序运行的,并且程序是可以修改,通过不同的程序实现不同的功能。将单片机技术和射频卡技术有效地结合起来,必然给社会的发展带来巨大的效益。对比磁卡系统,单片机系统的安全性和保密性更高,操作方便,快速。卡片可扩展其它应用,而且一张卡片可以用于多个不同应用行业。本设计开发了一个简易实用的基于单片机的射频卡缴费系统。主要设计思路是通过读写模块读取射频卡中的用户信息,传送到单片机进行处理,信息将送液晶显示模块显示,同时经过串行通信模块与PC实现信息交换与资料管理。系统设计的广展和配置应遵循以下原则,选择典型电路,为硬件系统的标准化、模块化打下良好的基础:系统扩展与外围设备的配置水平应充分满足应用系统的功能要求,并留有适当余地,以便进行二次开发;硬件结构应结合应用软件方案一并考虑。硬件结构与软件方案会产生相互影响,考虑原则是:软件能实现的功能尽可能由软件实现,以简化硬件结构。本设计将分成绪论,系统介绍,系统硬件设计,系统软件设计,系统仿真测试,共五个部分。其中,绪论部分概述本设计的背景意义及本课题研究的内容;系统硬件设计是本设计的主要部分,包括AT89C52,ZLG500A和LCD12864等各功能模块及元器件的作用和原理,电路设计;系统软件设计主要简述上位机的界面设计软件VB的特点和所使用的主要控件或函数,及其界面功能和界面程序框图;系统仿真测试主要是使用软件仿真测试,展示系统的功能和作用。
上传时间: 2022-06-17
上传用户:
广东工业大学硕士学位论文 (工学硕士) 基于FPGA的PCIE数据采集卡设计数据采集处理技术与传感器技术、信号处理技术和PC机技术共同构成检测 技术的基础,其中数据采集处理技术作为实现自动化检测的前提,在整个数字化 系统中处于尤为重要的地位。对于核磁共振这样复杂的系统设备,实现自动化测 试显得尤为必要,又因为核磁共振成像系统的特殊性,对数据的采集有特殊要求, 需要根据各种脉冲序列的不同要求设置采样点数和采样间隔,根据待采信号的不 同带宽来设置采样率,将系统成像的数据采集下来进行处理,最后重建图像和显 示。因此本文基于现有的采集技术开发专门应用于核磁共振成像的数据采集卡。 该采集卡从软件与硬件两个方面对基于FPGA的PCIE数据采集卡进行了研 究,并完成了实物设计。软件方面以FPGA为核心芯片完成数据采集卡的接口控 制以及数据处理。通过Altera的GXB IP核对数据进行捕捉,同时根据实际需要 设计了传输协议,由数据处理模块将捕捉到的数据通过CIC滤波器进行抽取滤 波,然后将信号存入DDR2 SDRAM存储芯片中。在传输接口设计上采用PCIE 总线接口的数据传输模式,并利用FPGA的IP核资源完成接口的逻辑控制。 硬件部分分为FPGA外围配置电路、DDR2接口电路、PCIE接口电路等模 块。该采集卡硬件系统由Flash对FPGA进行初始化,通过FPGA配置PCIE总 线,根据FPGA中PCIE通道引脚的要求进行布局布线。DDR2接口电路模块依 据DDR2芯片驱动和接收端的电平标准、端接方式确定DDR2与FPGA之间通 信的各信号走线。针对各个模块接口电路的特点分别进行眼图测试,分析了板卡 的通信质量,对整个原理图布局进行了设计优化。 通过测试,该数据采集卡实现了通过CPLD对FPGA进行加载,并在FPGA 内部实现了抽取滤波等高速数字信号处理,各种接IsI和控制逻辑以及通过大容量 的DDR2 SDRAM缓存各种数据处理结果正确。经系统成像,该采集卡采集下来 的数字信息可通过图像重建准确成像,为核磁共振成像系统的工程实现打下了良 好的成像基础。
上传时间: 2022-06-21
上传用户:fliang
ISO-15693 识别卡,无触点的集成电路卡 第2部分
上传时间: 2013-07-27
上传用户:eeworm
SD卡的第五章译文
标签: SD卡
上传时间: 2013-04-15
上传用户:eeworm
IC卡技术入门-电子货币与电子证件
上传时间: 2013-05-26
上传用户:eeworm