非归零码(NRZ)数字信号广泛用于数字通讯系统中的数据传输。许多NRZ测试码型已被产生于系统测试和验证。这些码型通常设计用来模拟实际的数据或者着重考验系统某方面的性能。为理解各种测试码型对特定系统的影响,理解测试码型和待测系统的频率特性是非常重要的。 本文给出了NRZ测试码型的时域特性,如数据率和码性长度,与其频域频谱成分的关系。内容包括NRZ测试码型的概述,功率谱的计算,功率谱的实验室测量以及它们的系统应用。
上传时间: 2013-11-15
上传用户:aesuser
NRZ-HDB3的码型转换,分为三部分,每一部分都有详细C程序,原理图稍后传上。
上传时间: 2013-12-25
上传用户:徐孺
对光纤系统中的NRZ时域和频域特性进行了描述,值得一看
上传时间: 2014-01-15
上传用户:zm7516678
NRZ码到Manchester转换器 verilog
标签: Manchester verilog NRZ 转换器
上传时间: 2014-03-02
上传用户:小码农lz
this program has an encoding techniques such as NRZ i ,manchestar
标签: manchestar techniques encoding program
上传时间: 2017-05-09
上传用户:skfreeman
NRZ RZ的产生系统设计,NRZ RZ的产生系统设计。
上传时间: 2019-04-18
上传用户:阿三的环境
RZ NRZ的产生系统设计,RZ NRZ的产生系统设计.
上传时间: 2019-04-18
上传用户:阿三的环境
rz NRZ的产生设计,rz NRZ的产生设计。
上传时间: 2019-04-18
上传用户:阿三的环境
rz NRZ的产生,rz NRZ的产生。
上传时间: 2019-04-18
上传用户:阿三的环境
随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行数据传输方式,有良好的抗干扰性能,有更强的达到32位的循环冗余校验,并且提供了良好的物理接口特性,支持热拔插,代表着计算机总线接口技术的发展方向。FPGA作为一种低功耗的半导体器件,在高频工作环境中有优良的性能,将处理器与低功耗FPGA结合起来使用是数据存储应用的趋势,这样能够使得接口方案更加灵活。而在众多FPGA器件中,Xilinx公司的Virtex-4平台内部集成了PowerPC高性能处理器,并且其中提供了Rocket IO MGT这种嵌入式的多速率串行收发器,能够以6.25-622Mb/s的速度传送数据,并且支持包括SATA协议在内的多种串行通信协议。 本文从物理层、链路层、传输层分析了SATA1.0技术的接口协议,在此基础提出满足协议需求和适合FPGA设计的设计方案,并给出总体设计框图,依照FPGA的设计方法,采用Xilinx公司的Virtex-4设计了一个符合SATA1.0接口协议的嵌入式存储装置,实现数据的存储,仿真运行结果正常。
上传时间: 2013-04-24
上传用户:sz_hjbf