采用Altera公司的FPGA芯片,在MAX+plus II软件平台上实现多路HDLC电路
上传时间: 2013-08-16
上传用户:ommshaggar
基于QUARTUSII软件 实现FPGA(ATERA CYCLONE II系列)与SD卡SD模式通信\r\n所用语言位verilog HDL
标签: QUARTUSII CYCLONE ATERA FPGA
上传时间: 2013-08-20
上传用户:it男一枚
Fpga Compiler II + maxplus II 快速入门,相当不错,有了它,可以很快的进入到vhdl的世界。
上传时间: 2013-08-21
上传用户:hn891122
VHDL 源程序 开发环境:MAXPLUS II 10.2
上传时间: 2013-08-22
上传用户:7676777
高速FPGA(NIOS II)系统设计和实现
上传时间: 2013-08-24
上传用户:zhyfjj
这是网名为Rein Lee写的一篇在PROTEUS中使用ARM处理器及uC/OS-II移植理解,里面还包括移植的源代码,以及在PROTEUS上建的工程文件,已调试好,可以运行仿真。对于理解uC/OS-II在ARM上的移植还是很有帮助的!\r\n
上传时间: 2013-09-21
上传用户:AISINI005
PIC18F452下的uCOS2移植成功代码+MPLAB IDE V8.0的项目文件。其中包含Proteus仿真电路图,为了方便初学者成功编译,对原有结构进行了修改,结构非常精简,易于理解,使用前请参考其中的“使用前先读我.txt”,否则可能无法正确编译。
上传时间: 2013-09-25
上传用户:zhangyi99104144
Proteus 仿真 ucos(ARM)
上传时间: 2013-09-26
上传用户:dudu1210004
uc/os-II在ARM7的移植,利用Protesu仿真实现的
上传时间: 2013-09-27
上传用户:天涯
ucos Proteus仿真,实现Ucos的服务功能,体现了ucos的功能特点
上传时间: 2013-09-27
上传用户:dalidala