MC8051IP核的FPGA实现与应用;VHDL;MC8051IP核;RTL封装
标签: MC8051IP核的FPGA实现
上传时间: 2015-04-07
上传用户:543463669
离散余弦变换(DCT)及其反变换(IDCT)在图像编解码方面应用十分广泛,至今已被JPEG、MPEG-1、MPEG-2、MPEG-4和H.26x等国际标准所采用。由于其计算量较大,软件实现往往难以满足实时处理的要求,因而在很多实际应用中需要采用硬件设计的DCT/IDCT处理电路来满足我们对处理速度的要求。本文所研究的内容就是针对图像处理应用的8×8二维DCT/IDCT处理核的硬件实现。 本文首先介绍了DCT和IDCT在图像处理中的作用和原理,详细说明了DCT变换实现图像压缩的过程,并与其它变换比较说明了用DCT变换实现图像压缩的优势。接着,分析研究了DCT的各种快速算法,总结了前人对DCT快速算法及其实现所做的研究。本文给出了两种性能、资源上有一定差异的二维DCT/IDCT的FPGA设计方案。两种方案均利用DCT的行列分离特性,采用流水线设计技术,将二维DCT/IDCT实现转化为两个一维DCT/IDCT实现。在一维DCT/IDCT设计中,根据图像处理的特点对Loeffler算法的数据流进行了优化,通过合理安排时钟周期数和简化各周期内的操作,大大缩短了关键路径的执行时间,从而提高了流水线的执行速度。最后,对所设计的DCT/IDCT处理核进行了综合和时序仿真。 结果表明,当使用Altera公司的MERCURY系列FPGA器件时,本文设计的方案一能够在116M时钟频率下正确完成8×8的二维DCT或IDCT的逻辑运算,消耗2827个逻辑单元;方案二能够在74M时钟频率下正常工作,消耗1629个逻辑单元。
上传时间: 2013-07-14
上传用户:3291976780
高性能的数据压缩可以有效的减少数据对存储空间和通信带宽的要求,降低通信成本。为解决图像数据的高压缩性能问题,本文提出了基于JPEG2000标准的数据压缩系统的FPGA实现方案。相对于软件算法实现和其他硬件方法,采用FPGA硬件实现可降低系统复杂度提高性能。最终设计的IP核具有资源占用少,性能良好和便于扩展等优点,能够满足通信传输和照相设备等应用需求。
上传时间: 2013-12-17
上传用户:cjl42111
《数字信号处理的FPGA实现》代码,数字信号处理一些算法的FPGA代码,比较全
上传时间: 2013-08-08
上传用户:sssl
CIC滤波器的FPGA实现的一篇文章,软件无线电中常用cic滤波器进行采样速率的转换,很好的满足了抗混叠效应的要求
上传时间: 2013-08-09
上传用户:cc1
16位定点FFT-DSP的FPGA实现(相关代码和使用说明)
上传时间: 2013-08-11
上传用户:a471778
介绍了IIR 滤波器的FPGA 实现方法,给出了 IIR 数字滤波器的时序控制、延时、补码乘法和累加四个模块的设计方法,并用VHDL和FPGA 器件实现了IIR 数字滤波。
上传时间: 2013-08-12
上传用户:tianyi996
1024QAM调制解调系统的FPGA实现
上传时间: 2013-08-12
上传用户:AbuGe
64点基_4FFT_IFFT的FPGA实现.pdf
上传时间: 2013-08-13
上传用户:yanming8525826
神经网络算法的FPGA实现,英文版,具有很强的实用价值
上传时间: 2013-08-15
上传用户:cc1