虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

MAX-PlusII

  • CPLD数字电路设计使用MAX+PlusⅡ(3)

    CPLD数字电路设计使用MAX+PlusⅡ(完整版) ,硬件电路设计适合初学者

    标签: CPLD Plus MAX 数字 电路设计

    上传时间: 2016-06-26

    上传用户:ABC5539

  • CPLD数字电路设计使用MAX+PlusⅡ(4)

    CPLD数字电路设计使用MAX+PlusⅡ(完整版) ,硬件电路设计适合初学者

    标签: CPLD Plus MAX 数字 电路设计

    上传时间: 2016-06-26

    上传用户:ABC5539

  • CPLD数字电路设计使用MAX+PlusⅡ(5)

    CPLD数字电路设计使用MAX+PlusⅡ(完整版) ,硬件电路设计适合初学者

    标签: CPLD Plus MAX 数字 电路设计

    上传时间: 2016-06-26

    上传用户:ABC5539

  • CPLD数字电路设计使用MAX+PlusⅡ(6)

    CPLD数字电路设计使用MAX+PlusⅡ(完整版) ,硬件电路设计适合初学者

    标签: CPLD Plus MAX 数字 电路设计

    上传时间: 2016-06-26

    上传用户:ABC5539

  • DVB-RCS2 Turbo码max-log-map译码程序

    max-log-map,DVB-RCS,Turbo,译码,程序

    标签: max-log-map DVB-RCS Turbo 译码 程序

    上传时间: 2018-12-20

    上传用户:digitallife_wj

  • MAX+PLUS_II快速入门

    数字电子技术综合实验,MAX+PLUS II快速入门

    标签: PLUS_II MAX 快速入门

    上传时间: 2019-01-20

    上传用户:wjh1215

  • MAX+PLUS II ADVANCED SYNTHSIS 10.230

    MAX+PLUS II Advanced Synthsis ALtera的一个免费HDL综合工具,安装后可以直接使用,是MaxplusII的一个插件,用这个插件进行语言综合,比直接使用MaxplusII综合的效果好

    标签: 2.0 机械设计 软件

    上传时间: 2013-07-15

    上传用户:eeworm

  • 基于FPGA的全同步数字频率计的设计.rar

    频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。

    标签: FPGA 数字频率计

    上传时间: 2013-06-05

    上传用户:wys0120

  • 基于FPGA的液晶显示控制系统的设计与实现.rar

    本文对基于FPGA的液晶显示控制系统的设计与实现进行了研究。设计中从LCD技术参数着手,通过对显示驱动系统结构与工作原理的研究,设计出显示控制系统的框图及各功能模块的VHDL程序,通过单片机系统配置FPGA芯片,控制LCD显示相应的汉字和图形。LCD显示控制系统由显示控制电路、显示驱动电路和相关外围辅助电路组成。显示控制电路从电路中各个功能模块所需要的控制时序信号出发,通过对其工作过程的研究,设计出控制器、RAM控制器等各功能模块。显示驱动电路从LCD工作所需要的扫描时序信号出发,设计出时序发生电路等各功能模块。所有的VHDL程序通过了MAX+PLUS—II软件实现编译及仿真后,在实际的硬件中调试通过。

    标签: FPGA 液晶显示 控制系统

    上传时间: 2013-04-24

    上传用户:asasasas

  • EDA卷积码编解码器实现技术

    EDA卷积码编解码器实现技术针对某扩频通信系统数据纠错编码的需要, 构造并分析了(2 , 1 , 6) 卷积码编解码器的基本工作原理, 提出了基于MAX +

    标签: EDA 卷积码 编解码器 实现技术

    上传时间: 2013-07-18

    上传用户:ynwbosss