无约束条件 max f(x1,x2)=21.5+x1*sin(4*pi*x1)+x2sin(20*pi*x2) -3.0<x1<12.1 4.1<x2<5.8 1%的变异 25%交叉 旋转转轮选择
上传时间: 2013-11-26
上传用户:咔乐坞
MAX+plus II编译的模30加法计数器,简单的与非门组成!
上传时间: 2016-11-14
上传用户:hopy
参照max的struts2教程,编写的例子,是网上比较流行的教程
上传时间: 2016-11-21
上传用户:diets
MAX+PLUSⅡ的学习应用教程,适用于基本的VHDL开发
上传时间: 2016-11-27
上传用户:l254587896
这是在max+plusII环境下编译的双端口存储器模拟实验
上传时间: 2016-12-10
上传用户:z1191176801
这是在max+plusII环境下编译的存储器部件模拟实验
上传时间: 2016-12-10
上传用户:zhuoying119
this MAX 7000 Programmable Logic reference book,in this book,you can learn how to usr the Max7000 Family s CPLD
标签: this 7000 book Programmable
上传时间: 2016-12-13
上传用户:cmc_68289287
3-8译码器的仿真实验。本实验选用的仿真开发软件是MAX+plus II Version 9.3,原理图源文件保存在MyProject目录中,为138decoder.gdf,另有我写的实验报告,呵呵,适合仿真入门
上传时间: 2016-12-14
上传用户:米卡
银行家算法可以避免死锁。算法结构 n : 系统中进程个数 m :系统中的资源类数 1)available(m):现有资源向量 2) max(n,m):资源最大申请量 3)allocation(n,m):资源分配矩阵 4)need(n,m):进程以后还需要的资源矩阵 5)request(n,m):进程申请资源矩阵
上传时间: 2013-12-30
上传用户:李梦晗
MAX+PLUSII软件是一个功能强大,容易使用的软件包,它可以以图 形方式、文字输入方式(AHDL、VHDL和VERILOG)和波形方式输入设计文 件,可以编译并形成各种能够下装到EPROM和各种ALTERA器件的文件,还可 以进行仿真以检验设计的准确性,下面举例说明该软件的使用
上传时间: 2013-12-05
上传用户:haoxiyizhong