FPGA能够减少电子系统的开发风险和开发成本,缩短上市时间,降低维护升级成本,广泛地应用在电子系统中.随着集成电路向着片上系统(SoC)的发展,需要设计出FPGA IP核用于SoC芯片的设计.该论文的工作围绕FPGA IP核的设计进行,在FPGA结构设计优化和FPGAIP接口方案设计两方面进行了研究.设计改进了适用于数据通路的FPGA新结构——FDP.设计改进了可编程逻辑单元(Lc);对可编程连线作为"2层2类"的层次结构进行组织,进行了改进并确定了各种连线的通道宽度;结合对迷宫布线算法的分析以及benchmark电路实验的方法,提出了用于分段式网格连线的开关盒和连接盒新结构,提高连线的面积利用效率.在FPGA IP核的接口方案上,基于边界扫描测试电路提出了FPGA IP核的测试方案;结合扩展边界扫描测试电路得到的编程功和自动下载电路,为FPGA IP核提供了具有两种不同编程方法的编程接口.采用SMIC 0.35um 3层金属CMOS工艺,实现了一个10万系统门规模的FDP结构,并和编程、测试接口一起进行版图设计,试制了FDP100k芯片.FDP100k中包括了32×32个Lc,128个可编程IO单元.在FDP100k的芯片测试中,对编程寄存器、各种可编程资源进行测试,并完成电路实现、性能参数测试以及IP核接口的测试,结果表明FPGA IP核的整体功能正确.
标签: FPGAIP
上传时间: 2013-04-24
上传用户:gokk
本文主要研究了数字声音广播系统(DAB)内交织器与解交织器的算法及硬件实现方法。时间交织器与解交织器的硬件实现可以有几种实现方案,本文对其性能进行了分析比较,选择了一种工程中实用的设计方案进行设计,并将设计结果以FPGA设计验证。时间解交织器的交织速度、电路面积、占用内存、是设计中主要因素,文中采用了单口SRAM实现,减少了对存储器的使用,利用Lc设计的优化设计方法来改善电路的面积。硬件实现是采用工业EDA标准Top-to-Down设计思想来设计时间解交织,使用verilogHDL硬件描述语言来描述解交织器,用Cadence Nc-verilog进行仿真,Debussy进行debug,在Altera公司的FPGA开发板上进行测试,然后用ASIC实现。测试结果证明:时间解交织器的输出正确,实现速度较快,占用面积较小。
上传时间: 2013-04-24
上传用户:梧桐
正弦波振荡器在各种电子设备中有着广泛的应用。它是一种能自动地将直流电源能量转换为一定波形的交变振荡信号能量的转换电路。它与放大器的区别在于,无需外加激励信号,就能产生具有一定频率、一定波形和一定振幅的交流信号。
上传时间: 2013-04-24
上传用户:feilinhan
FPGA(Field Programmable Gate Arrays)是目前广泛使用的一种可编程器件,FPGA的出现使得ASIC(Application Specific Integrated Circuits)产品的上市周期大大缩短,并且节省了大量的开发成本。目前FPGA的功能越来越强大,满足了目前集成电路发展的新需求,但是其结构同益复杂,规模也越来越大,内部资源的种类也R益丰富,但同时也给测试带来了困难,FPGA的发展对测试的要求越来越高,对FPGA测试的研究也就显得异常重要。 本文的主要工作是提出一种开关盒布线资源的可测性设计,通过在FPGA内部加入一条移位寄存器链对开关盒进行配置编程,使得开关盒布线资源测试时间和测试成本减少了99%以上,而且所增加的芯片面积仅仅在5%左右,增加的逻辑资源对FPGA芯片的使用不会造成任何影响,这种方案采用了小规模电路进行了验证,取得了很好的结果,是一种可行的测试方案。 本文的另一工作是采用一种FPGA逻辑资源的测试算法对自主研发的FPGA芯片FDP250K的逻辑资源进行了严格、充分的测试,从FPGA最小的逻辑单元Lc开始,首先得到一个Lc的测试配置,再结合SLICE内部两个Lc的连接关系得到一个SLICE逻辑单元的4种测试配置,并且采用阵列化的测试方案,同时测试芯片内部所有的逻辑单元,使得FPGA内部的逻辑资源得完全充分的测试,测试的故障覆盖率可达100%,测试配置由配套编程工具产生,测试取得了完满的结果。
上传时间: 2013-06-29
上传用户:Thuan
好东西分享给大家,请各位踊跃下载,同事也喜欢能得到各位的一些好东西分享!
上传时间: 2013-04-24
上传用户:维子哥哥
由于各种非线性电力电子装置的和功率开关器件的广泛应用产生了谐波。随着对电能质量要求的不断提高,各种治理谐波的电力电子装置就产生了。谐波治理的方法主要有无源滤波技术和有源电力滤波器技术。传统的方法采用Lc 无源滤波器,与无源滤波器相比有源电力滤波器具有很大的优越性,因此越来越多的应用到治理谐波污染中。随着以DSP 和FPGA 的高速发展,以全数字化控制技术实现的有源电力滤波器必将更多的应用到谐波装置中去。本文深入分析了谐波治理的研究背景意义和有源滤波器的研究现状和发展趋势。介绍了有源滤波器的基本的工作原理;分类;谐波的检测方法和控制策略,在各个方法的比较上选用基于瞬时无功功率理论的谐波检测法对谐波电流进行了检测。并提出了一种基于 DSP 及FPGA 控制的有源电力滤波器的设计方案,重点研究了三相并联型有源滤波器的控制系统及硬件设计。本文还对系统的功率器件进行了分析并选用IGBT 作为其开关器件。设计了IGBT 驱动及保护电路,利用理论分析和仿真结果设定了系统直流侧电容和输出电感的参数。对整个系统进行了Simulink 仿真实验,选用DSP 和和FPGA 作为核心处理芯片,DSP 用来采集数据并检测谐波,FPGA 用来实现PWM 脉冲的输出。设计并调试出非线性负载,传感器采集,电流电压调理电路,主电路,过零检测电路,IGBT 的驱动及吸收缓冲电路。并在此基础上搭建出了试验平台。给出了DSP 及FPGA 的软件设计思想和流程。
上传时间: 2013-04-24
上传用户:youth25
滤波器是一种二端口网络。它具有选择频率的特性,即可以让某些频率顺利通过,而对其它频率则加以阻拦,目前由于在雷达、微波、通讯等部门,多频率工作越来越普遍,对分隔频率的要求也相应提高;所以需用大量的滤波器。再则,微波固体器件的应用对滤波器的发展也有推动作用,像参数放大器、微波固体倍频器、微波固体混频器等一类器件都是多频率工作的,都需用相应的滤波器。更何况,随着集成电路的迅速发展,近几年来,电子电路的构成完全改变了,电子设备日趋小型化。原来为处理模拟信号所不可缺少的Lc型滤波器,在低频部分,将逐渐为有源滤波器和陶瓷滤波器所替代。在高频部分也出现了许多新型的滤波器,例如:螺旋振子滤波器、微带滤波器、交指型滤波器等等。虽然它们的设计方法各有自己的特殊之点,但是这些设计方法仍是以低频“综合法滤波器设计”为基础,再从中演变而成,我们要讲的波导滤波器就是一例。
标签: 滤波器设计
上传时间: 2013-08-04
上传用户:eclipse
电容、电感、频率,三者输入其中两项,可方便得计算出第三个值.0分发布,方便大家
上传时间: 2013-04-24
上传用户:JasonC
好用的小工具,便于计算谐振频率、L值、C值。
上传时间: 2013-12-17
上传用户:jx_wwq
为了解决声表面波滤波器插损太大,造成有用信号衰减严重,弥补插损又会引起底部噪声抬高的问题。该文设计了一种用Lc集总元件实现的窄带带通滤波器,其特点是插入损耗小,成本低,带外衰减大,较好解决了因声表面波滤波器插损大而引起的一系列问题,不会引起通道底部噪声的抬高。仿真结果证明了该设计方案的可行性。
上传时间: 2013-11-18
上传用户:13517191407