文档中给出了使用VHDL编写的频率的精确测量方法的代码,同时还有cPLD与e2rom等的接口代码
上传时间: 2013-08-30
上传用户:1318695663
用单片机AT89s52和epm7128设计的频率计
上传时间: 2013-09-01
上传用户:671145514
数控振荡器的频率控制字寄存器、相位控制字寄存器、累加器和加法器可以用VHDL语言描述,集成在一个模块中,提供VHDL源程序供大家学习和讨论。\r\n
上传时间: 2013-09-04
上传用户:a471778
在EDA中,基于数字频率合成器的FPGA实现
上传时间: 2013-09-04
上传用户:hanli8870
基于ARM平台的等精度数字显示频率计的设计,已通过测试
上传时间: 2013-09-04
上传用户:谁偷了我的麦兜
1、 利用FLEX10的片内RAM资源,根据DDS原理,设计产生正弦信号的各功能模块和顶层原理图; 2、 利用实验板上的TLC7259转换器,将1中得到的正弦信号,通过D/A转换,通过ME5534滤波后在示波器上观察; 3、 输出波形要求: 在输入时钟频率为16KHz时,输出正弦波分辨率达到1Hz; 在输入时钟频率为4MHz时,输出正弦波分辨率达到256Hz; 4、 通过RS232C通信,实现FPGA和PC机之间串行通信,从而实现用PC机改变频率控制字,实现对输出正弦波频率的控制。
上传时间: 2013-09-06
上传用户:zhuimenghuadie
用vhdl编写的基于fpga的数字频率计程序算法
上传时间: 2013-09-07
上传用户:chfanjiang
液晶显示例子,晶振频率Fosc=8MHz,内有仿真文件
上传时间: 2013-09-25
上传用户:781354052
文中使用了一种较为简单但非常实用的设计方法,采用四节八晶体差接桥型电路,设计和研制出了一种小型化低损耗中等带宽的石英晶体滤波器。该产品的中心频率为10.7 MHz,通带带宽属中等,阻带抑制要求较高,插入损耗较小,矩形系数小,晶体滤波器外形尺寸偏小。解决的关键技术问题是:晶体滤波器电路的设计,滤波器晶体谐振器的设计,滤波器的插损IL≦3 dB、3 dB带宽Bw3dB≥±19 kHz、通带波动≦1 dB、阻带衰减≥60 dB(偏离中心频率50 kHz以外)等技术指标的实现。
上传时间: 2013-11-01
上传用户:bruce
4046锁相环功率超声电源的频率跟踪电路 值得参考
上传时间: 2013-10-08
上传用户:bhqrd30