随着半导体制造技术不断的进步,SOC(System On a Chip)是未来IC产业技术研究关注的重点。由于SOC设计的日趋复杂化,芯片的面积增大,芯片功能复杂程度增大,其设计验证工作也愈加繁琐。复杂ASIC设计功能验证已经成为整个设计中最大的瓶颈。 使用FPGA系统对ASIC设计进行功能验证,就是利用FPGA器件实现用户待验证的IC设计。利用测试向量或通过真实目标系统产生激励,验证和测试芯片的逻辑功能。通过使用FPGA系统,可在ASIC设计的早期,验证芯片设计功能,支持硬件、软件及整个系统的并行开发,并能检查硬件和软件兼容性,同时还可在目标系统中同时测试系统中运行的实际软件。FPGA仿真的突出优点是速度快,能够实时仿真用户设计所需的对各种输入激励。由于一些SOC验证需要处理大量实时数据,而FPGA作为硬件系统,突出优点是速度快,实时性好。可以将SOC软件调试系统的开发和ASIC的开发同时进行。 此设计以ALTERA公司的FPGA为主体来构建验证系统硬件平台,在FPGA中通过加入嵌入式软核处理器NIOS II和定制的JTAg(Joint Test ActionGroup)逻辑来构建与PC的调试验证数据链路,并采用定制的JTAg逻辑产生测试向量,通过JTAg控制SOC目标系统,达到对SOC内部和其他IP(IntellectualProperty)的在线测试与验证。同时,该验证平台还可以支持SOC目标系统后续软件的开发和调试。 本文介绍了芯片验证系统,包括系统的性能、组成、功能以及系统的工作原理;搭建了基于JTAg和FPGA的嵌入式SOC验证系统的硬件平台,提出了验证系统的总体设计方案,重点对验证系统的数据链路的实现进行了阐述;详细研究了嵌入式软核处理器NIOS II系统,并将定制的JTAg逻辑与处理器NIOS II相结合,构建出调试与验证数据链路;根据芯片验证的要求,设计出软核处理器NIOS II系统与PC建立数据链路的软件系统,并完成芯片在线测试与验证。 本课题的整体任务主要是利用FPGA和定制的JTAg扫描链技术,完成对国产某型DSP芯片的验证与测试,研究如何构建一种通用的SOC芯片验证平台,解决SOC验证系统的可重用性和验证数据发送、传输、采集的实时性、准确性、可测性问题。本文在SOC验证系统在芯片验证与测试应用研究领域,有较高的理论和实践研究价值。
上传时间: 2013-05-25
上传用户:ccsp11
详细介绍了JTAg的工作原理,尤其对在ARM嵌入式系统开发的方法进行了详细介绍。
标签: JTAg
上传时间: 2013-04-24
上传用户:ryb
The driver of H-JTAg is open and free for ARM debug
上传时间: 2013-05-18
上传用户:ynsnjs
边界扫描技术是一种应用于数字集成电路器件的标准化可测试性设计方法,它提供了对电路板上元件的功能、互连及相互间影响进行测试的一种新方案,极大地方便了系统电路的测试。本文基于IEEE 1149.1标准剖析了JTAg边界扫描测试的精髓,分析了其组成,功能与时序控制等关键技术。 应用在FPGA芯片中的边界扫描电路侧重于电路板级测试,兼顾芯片功能测试,同时提供JTAg下载方式。针对在FPGA芯片中的应用特点,设计了一种边界扫描电路,应用于自行设计的FPGA结构之中。除了基本的测试功能外,加入了对FPGA芯片进行配置、回读以及用户自定义测试等功能。 通过仿真验证,所设计的边界扫描电路可实现FPGA芯片的测试、配置和回读等功能,并符合IEEE 11491.1边界扫描标准的规定,达到设计要求。
上传时间: 2013-04-24
上传用户:372825274
ARM微处理器的应用已经遍及工业控制、消费类电子产品、通信系统、网络系统、无线系统等各类产品市场,占领了32位RISC微处理器75%以上的市场份额。 本文设计的基于JTAg接口的ARM编程器,以ARM微处理器作为CPU,利用其JTAg接口对Flash在线编程的技术,给以ARM为内核的应用板(数控系统硬件平台)进行快速软件升级。在分析相关技术的基础上,给出了系统的总体设计方案,设计了系统的硬件和软件。 首先详细分析了JTAg技术、USB技术和Modem通信原理。编程器以USB口和RS-232口作为通信接口,以JTAg接口作为调试接口和编程接口。 其次,在分析编程器需求的基础上,给出了系统的总体设计方案,选择了主要的部件。系统硬件的核心部件采用了Philips LPC2144ARM芯片,扩展了JTAg接口、USB接口、Modem接口,同时又构造出了一个JTAg接口。该芯片具有SPI总线,采用与SPI兼容的外部Flash作为存储器。编程器软件在ADS集成开发环境下开发调试。 最后,对编程器技术实现上的不足作了分析和编程器设计的不完善之处作了总结,并对编程器的发展趋势作了探讨和展望。
上传时间: 2013-06-16
上传用户:mylinden
H-JTAg USB仿真器是一款高速USB接口仿真器。仿真器采用USB接口供电,无需外接电源。支持10K~15MHZ的JTAg时钟,,可提供最高可达750 KB/S的下载速度与最高可达550 KB/S读取速度。与H-JTAg/H-FLASHER配合使用,可以实现高速调试与下载。该仿真器灵活,高效,稳定性好,能够全面满足用户的需求
标签: H-JTAg
上传时间: 2013-04-24
上传用户:q123321
JTAg(Joint Test Action Group;联合测试行动小组)是一种国际标准测试协议(IEEE 1149.1兼容),主要用于芯片内部测试。
上传时间: 2013-04-24
上传用户:amwfhv
\\fpga cpld\\XILINXCPLD-JTAg \\fpga cpld\\XILINXCPLD-JTAg
标签: XILINXCPLD-JTAg fpga cpld
上传时间: 2013-08-26
上传用户:lalalal
ARM和CPLD的JTAg的原理图,以及PCB图,为公司做的,顺便发出来,有需要的可以下栽
上传时间: 2013-08-29
上传用户:windypsm
usb_cpld_code.zip usbJTAg - Variations on the implementation of a USB JTAg adapter.
标签: implementation usb_cpld_code Variations adapter
上传时间: 2013-08-31
上传用户:ruan2570406