虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

ISPlever

ISPlever是Lattice公司最新推出的一套EDA软件。提供设计输入、HDL综合、验证、器件适配、布局布线、编程和在系统设计调试
  • ISPlever.rar

    ISPlever是LATTICE的CPLD/FPGA开发工具,本文档介绍了该软件的使用方法。

    标签: ISPlever

    上传时间: 2013-05-25

    上传用户:chenbhdt

  • ISPlever是LATTICE的CPLD、FPGA继承开发环境

    ISPlever是LATTICE的CPLD、FPGA继承开发环境

    标签: ISPlever LATTICE CPLD FPGA

    上传时间: 2014-01-07

    上传用户:gundan

  • ISPlever中文初级教程

    ISPlever中文初级教程,适合初学者内容包括一些详细使用说明

    标签: ISPlever 教程

    上传时间: 2014-01-09

    上传用户:tuilp1a

  • ISPlever是LATTICE的CPLD、FPGA继承开发环境

    ISPlever是LATTICE的CPLD、FPGA继承开发环境,ISPlever许可文件--ISPlever6.0-7.1的注册机

    标签: ISPlever LATTICE CPLD FPGA

    上传时间: 2014-03-05

    上传用户:leehom61

  • 3955步进电机的驱动的cpld的verilog程序,经过测试,可以在ISPlever下调试,包括总线的译码等.非常完整

    3955步进电机的驱动的cpld的verilog程序,经过测试,可以在ISPlever下调试,包括总线的译码等.非常完整

    标签: ISPlever verilog 3955 cpld

    上传时间: 2014-11-24

    上传用户:康郎

  • Lattice的ISPlever使用教程.doc

    Lattice的ISPlever使用教程.doc,Lattice的ISPlever使用教程.doc

    标签: ISPlever Lattice doc 使用教程

    上传时间: 2016-08-13

    上传用户:portantal

  • ISPlever Classic0

    在为所有 Xilinx® Virtex®-6 和 Spartan®-6 FPGA 产品系列提供全面生产支持的同时,ISE 12 版本作为业界唯一一款领域专用设计套件,不断发展和演进,可以为逻辑、数字信号处理(DSP)、嵌入式处理以及系统级设计提供互操作性设计流程和工具配置。此外,赛灵思还在 ISE 12 套件中采用了大量软件基础架构,并改进了设计方法,从而不仅可缩短运行时间,提高系统集成度,而且还能在最新一代器件产品系列和目标设计平台上扩展 IP 互操作性

    标签: ISPlever Classic0

    上传时间: 2013-07-26

    上传用户:青春给了作业95

  • ISPlever Starter0

    简单的高速接口,FPGA和高速AD的接口编程-Simple high-speed

    标签: ISPlever Starter0

    上传时间: 2013-08-01

    上传用户:h886166

  • 通用阵列逻辑GAL实现基本门电路的设计

    通用阵列逻辑GAL实现基本门电路的设计 一、实验目的 1.了解GAL22V10的结构及其应用; 2.掌握GAL器件的设计原则和一般格式; 3.学会使用VHDL语言进行可编程逻辑器件的逻辑设计; 4.掌握通用阵列逻辑GAL的编程、下载、验证功能的全部过程。 二、实验原理 1. 通用阵列逻辑GAL22V10 通用阵列逻辑GAL是由可编程的与阵列、固定(不可编程)的或阵列和输出逻辑宏单元(OLMC)三部分构成。GAL芯片必须借助GAL的开发软件和硬件,对其编程写入后,才能使GAL芯片具有预期的逻辑功能。GAL22V10有10个I/O口、12个输入口、10个寄存器单元,最高频率为超过100MHz。 ispGAL22V10器件就是把流行的GAL22V10与ISP技术结合起来,在功能和结构上与GAL22V10完全相同,并沿用了GAL22V10器件的标准28脚PLCC封装。ispGAl22V10的传输时延低于7.5ns,系统速度高达100MHz以上,因而非常适用于高速图形处理和高速总线管理。由于它每个输出单元平均能够容纳12个乘积项,最多的单元可达16个乘积项,因而更为适用大型状态机、状态控制及数据处理、通讯工程、测量仪器等领域。ispGAL22V10的功能框图及引脚图分别见图1-1和1-2所示。 另外,采用ispGAL22V10来实现诸如地址译码器之类的基本逻辑功能是非常容易的。为实现在系统编程,每片ispGAL22V10需要有四个在系统编程引脚,它们是串行数据输入(SDI),方式选择(MODE)、串行输出(SDO)和串行时钟(SCLK)。这四个ISP控制信号巧妙地利用28脚PLCC封装GAL22V10的四个空脚,从而使得两种器件的引脚相互兼容。在系统编程电源为+5V,无需外接编程高压。每片ispGAL22V10可以保证一万次在系统编程。 ispGAL22V10的内部结构图如图1-3所示。 2.编译、下载源文件 用VHDL语言编写的源程序,是不能直接对芯片编程下载的,必须经过计算机软件对其进行编译,综合等最终形成PLD器件的熔断丝文件(通常叫做JEDEC文件,简称为JED文件)。通过相应的软件及编程电缆再将JED数据文件写入到GAL芯片,这样GAL芯片就具有用户所需要的逻辑功能。  3.工具软件ISPlever简介 ISPlever 是Lattice 公司新推出的一套EDA软件。设计输入可采用原理图、硬件描述语言、混合输入三种方式。能对所设计的数字电子系统进行功能仿真和时序仿真。编译器是此软件的核心,能进行逻辑优化,将逻辑映射到器件中去,自动完成布局与布线并生成编程所需要的熔丝图文件。软件中的Constraints Editor工具允许经由一个图形用户接口选择I/O设置和引脚分配。软件包含Synolicity公司的“Synplify”综合工具和Lattice的ispVM器件编程工具,ISPlever软件提供给开发者一个简单而有力的工具。

    标签: GAL 阵列 逻辑 门电路

    上传时间: 2013-11-17

    上传用户:看到了没有

  • lattice的仿真环境

    lattice的仿真环境,ISPlever

    标签: lattice 仿真环境

    上传时间: 2013-12-03

    上传用户:pkkkkp