虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

IP核

IP核就是知识产权核或知识产权模块的意思,在EDA技术开发中具有十分重要的地位。美国著名的Dataquest咨询公司将半导体产业的IP定义为“用于ASIC或FPGA中的预先设计好的电路功能模块”。IP主要分为软IP、固IP和硬IP。软IP是用Verilog/VHDL等硬件描述语言描述的功能块,但是并不涉及用什么具体电路元件实现这些功能。固IP是完成了综合的功能块。硬IP提供设计的最终阶段产品——掩膜。[1]
  • PCI IP核使用手册

    PCI IP核使用手册,非常完善的手册,可以根据手册完成PCI设计

    标签: PCI IP核 使用手册

    上传时间: 2020-04-15

    上传用户:lzjtao

  • FPGA中IP核的生成讲解

    该文档为FPGA中IP核的生成讲解资料,讲解的还不错,感兴趣的可以下载看看…………………………

    标签: fpga IP核

    上传时间: 2021-11-10

    上传用户:

  • FPGA_ASIC-NiosSoC系统中的BCH编解码IP核的设计

    该文档为FPGA_ASIC-NiosSoC系统中的BCH编解码IP核的设计讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: fpga

    上传时间: 2022-03-12

    上传用户:

  • Xilinx FPGA应用进阶 通用IP核详解和设计开发 资料

    Xilinx FPGA应用进阶  通用IP核详解和设计开发

    标签: xilinx fpga IP核

    上传时间: 2022-06-03

    上传用户:jiabin

  • Xilinx FPGA应用进阶 通用IP核详解和设计开发

    本书系统讲解通信网络领域Xilinx FPGA内部的IP硬核。以流行的Xilinx Virtex-6型号芯片举例,涵盖Xilinx FPGA在通信领域主流的IP核,阐述Xilinx FPGA时钟资源和DCM、PLL和MMCM时钟管理器的特性和使用方法;介绍基于Block RAM资源生成ROM、RAM、FIFO和CAM核的使用过程。阐述TEMAC核背景知识、内部结构、接口时序和配置参数,给出生成实例;介绍LVDS技术规范、源同步实现方案和去偏移技术,讲解Xilinx FPGA中IODELAYE1、ISERDES1和OSERDES核使用方法;阐述Xilinx FPGA DDR3控制器IP核的结构组成、模块划分、接口信号和物理约束等。

    标签: xilinx fpga IP核

    上传时间: 2022-06-11

    上传用户:

  • USB2.0 IP核,ASIC,FPGA可用,Verilog HDL源代码

    USB2.0 IP核,ASIC,FPGA可用,Verilog HDL源代码

    标签: usb asic fpga verilog hdl

    上传时间: 2022-06-25

    上传用户:qingfengchizhu

  • 基于IP核双口RAM的FPGA与DSPEMIF的接口设计

    基于IP核双口RAM的FPGA与DSPEMIF的接口设计                

    标签: RAM fpga dsp emif 接口

    上传时间: 2022-07-09

    上传用户:jiabin

  • digilent提供的基于vivado的xilinx IP核

    digilent提供的基于vivado的xilinx IP核,包含常用的hdmi解码ip等文件

    标签: vivado IP核

    上传时间: 2022-07-26

    上传用户:trh505

  • 基于FPGA的多通道DMA控制器的IP核设计.rar

    当前,随着电子技术的飞速发展,智能化系统中需要传输的数据量日益增大,要求数据传送的速度也越来越快,传统的数据传输方式已无法满足目前的要求。在此前提下,采用高速数据传输技术成为必然,DMA(直接存储器访问)技术就是较理想的解决方案之一,能够满足信息处理实时性和准确性的要求。 本文以EDA工具、硬件描述语言和可编程逻辑器件(FPGA)为技术支撑,设计DMA控制器的总体结构。在通道检测模块中,解决了信号抗干扰和请求信号撤销问题,并提出并行通道检测算法;在优先级管理模块中提出了动态优先级端口响应机制;在传输模块中采用状态机的设计思想设计多个通道的数据传输。通过各模块问题的解决及新方法的采用,最终设计出基于FPGA的多通道DMA控制器的IP软核。实验仿真结果表明,本控制器传输速度较快,主频达100MHz以上,且工作稳定。

    标签: FPGA DMA 多通道

    上传时间: 2013-05-16

    上传用户:希酱大魔王

  • 8051 IP核VERILOG代码

    可以用来学习8051IP核设计,掌握8051的开发,以及SOC的设计

    标签: VERILOG 8051 IP核 代码

    上传时间: 2013-04-24

    上传用户:jlyaccounts