虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

HdmI显示器

  • Realtek 瑞昱显示器芯片方案设计 ---------eDP 显示系列

    Realtek 瑞昱显示器芯片方案设计 ---------eDP 显示系列

    标签: 显示器

    上传时间: 2022-05-24

    上传用户:ttalli

  • GV7700版HDMI转SDI应用方案原理图

    以前的HDMI-SDI方案是一颗silcon9293+GV7600便可直接完成现在GV7600已经停产一段时间了,GV公司出了新的SDI TX芯片 GV7700但是现在9293不能直接加7700了所以现在方案是加一颗转换芯片CV2880,集成以后还可以带缩放功能例如720P的HDMI入可以转成1080P的SDI出。

    标签: gv7700 hdmi sdi 原理图

    上传时间: 2022-05-25

    上传用户:jiabin

  • CV8788版SDI转HDMI应用方案原理图

    目前市面上的SDI转HDMI方案只有三种:一种是GV7601+SLI9022的方案,这种方案由于GV7601已经停产,所以卖的价格特别贵,而且新IC GV7704发出信号9022已经不能直接接收,所以这个方案逐渐也会消失。第二种是FPGA+SLI9022的方案,这种方案由于SDI RX是有FPGA实现的,所以兼容性肯定不如Gennum的好。重要的是,FPGA只能传输40-50米。第三种是GV7704+CV8788来实现的方案,这种方案价格便宜,兼容性也好,可以传输120米。此文档就是第三种构架,请参考

    标签: cv8788 sdi hdmi 原理图

    上传时间: 2022-05-25

    上传用户:jiabin

  • AHD TVI CVI转HDMI VGA CVBS应用方案原理图

    CVBS+AHD+TVI+CVI四合一转换方案(模拟高清4合1转换)此方案支持CVBS, AHD, TVI,CVI信号输入,对信号进行任意处理比如添加OSD,增加图像效果后转为AV/VGA/YPBPR/HDMI或者数字656/601/1120/YUV/RGB等任意信号模式输出。此方案支持摄像头规格如下:AHD1.0,2.0,3MP,4MP, 5MP.TVI1.0,2.0,3.0,4MP,5MP.CVI1.0,2MP.CVBS PAL,NTSC.CVBS 960H.当输入信号为AHD/TVI/CVI时,理论传输距离为500米,实际测试传输200米以上。

    标签: CV2880 TVI转HDMI AHD转HDMI

    上传时间: 2022-05-25

    上传用户:

  • AHD转HDMI VGA CVBS应用方案原理图

    此方案可以将200W像素(即1920x1080P 60Hz)的AHD信号转换为HDMI信号或者VGA信号以上转出的两种信号均支持到1920x1080P 60Hz,也可以转换为CVBS信号(只支持PAL和NTSC制)方案构架为NVP6124B+CV2880+CV8788+MCU

    标签: ahd hdmi vga cvbs

    上传时间: 2022-05-25

    上传用户:ttalli

  • hdmi转软排线HDMI-FPC设计方案

    hdmi转软排线,信号路上无过孔,直角弯hdmi转软排线HDMI-FPC设计方案

    标签: hdmi

    上传时间: 2022-05-31

    上传用户:

  • DP转HDMI转换原理图

    CH7525 is a low-cost, low-power semiconductor device that translates the DisplayPort signal to HDMI/DVI. This innovative DisplayPort receiver with an integrated HDMI Transmitter is specially designed to target the notebook/ultrabook, tablet device and PC market segments. Through the CH7525’s advanced decoding / encoding algorithm, the input DisplayPort high-speed serialized multimedia data can be seamlessly converted to HDMI/DVI output.

    标签: dp hdmi

    上传时间: 2022-06-02

    上传用户:

  • DP转HDMI/VGA转换器AG6320最新规格书,2020年1月

    DP转HDMI/VGA转换器AG6320最新规格书,2020年1月   ALGOLTEK AG6320是一款实现显示端DP口转HDMI/VGA数据转换器。AG6320是一款单芯片解决方案,通过DP端口连接器传输视频和音频流,其DP1.2支持可配置的1、2和4通道,分别为1.62Gbps、2.7Gbps和5.4Gbps输入,HDMI支持高达4K2K@30Hz的输出。另外,RGB triple-DAC支持高达1200P@60Hz的输出。AG6320系列还支持用于固件升级的外置SPI闪存,以升级更好的兼容性和灵活性。它适用于笔记本电脑、平板电脑和智能手机配件市场的扩展坞、扩展显示适配器和转换器的应用。

    标签: AG6320 数据转换器

    上传时间: 2022-06-17

    上传用户:

  • 高清晰多媒体接口(中文版)DVI HDMI规范1.4

    HDMI系统架构由信源端和接收端组成。某个设备可能有一个或多个HDMI输入,一个或多个HDMI输出。这些设备上,每个HDMI输入都应该遵循HDMI接收端规则,每个HDMI输出都应该遵循HDMl信源端规则。如图3-1所示,HDMI线缆和连接器提供四个差分线对,组成TMDS数据和时钟通道。这些通道用于传递视频,音频和辅助数据。另外,HDMl提供一个VESADDC通道。DDC是用于配置和在一个单独的信源端和一个单独的接收端交换状态。可选择的CEC在用户的各种不同的音视频产品中,提供高水平的控制功能。可选择的HDMl 以太网和音频返回(HEAO,在连接的设备中提供以太网兼容的网络数据和一个和TMDS相对方向的音频回返通道。音频,视频和辅助数据在三个TMDS数据通道中传输。一个TMDS时钟,典型地是以视频像素速率,在TMDS时钟通道中传输,它被接收端做为一个频率参考,用于对三个TMDS数据通道的数据复原。在信源端,TMDS编码将每个TMDS数据的8比特数据转换成10位的DC平衡的最小变换序列,串行地,以每个TMDS时钟周期10位地,在差分线对上发送。视频数据,一个像素可以是24,30,36,48比特。视频的默认24比特色深,在等于像素时钟的TMDS时钟上传递。更高的色深使用相应的更高的TMDS时钟率。视频格式 TMDS时钟率低于25M(比如13.5M的480i/NTSC)可以使用重复像素发送的策略。视频像素可以用RGBYCbCr4:4:4,YCbCr4:2:2格式编码。为了在TMDS通道上发送音频和辅助数据,HDMI使用一个报文结构。为了得到音频和控制数据所需要的高可靠性,这个数据报文用BCH纠错码,使用特殊的差错矫正,对发送的10位数据编码。

    标签: 接口

    上传时间: 2022-07-03

    上传用户:

  • NCS8803 参考设计_HDMI to eDP

    NCS8803 3.2.1 功能:是一颗将HDMI信号转EDP信号的转接芯片。其应用如下: 3.2.2产品特征 输入:HDMI 输出:Embedded-DisplayPort (eDP) EDP接口 1/2/4-lane eDP @ 1.62/2.7Gbps per lane HD to WQXGA (2560*1600) supported 内置EDP协议 HDMI Input HDMI 1.4a supported 支持RGB444/YCbCr444/YCbCr422 像素时钟: 340MHz 支持双通道音频输入; 参考时钟 任何频率,在19MHz到100MHz之间,单端时钟输入 内置5000 ppm SSC与否 通信方式 IIC 电源 1.2V core supply 2.5V or 3.3V IO supply 功耗:150Mw 封装:QFN-56 (7mm x 7mm) 3.2.4 应用产品:广告机,平板、医疗器械、车机、显示器、小电视、车载电视等 3.2.5 应用平台:RK、全志、M-star、炬力等 3.3.6 推广注意事项A:确认客户使用屏的分辨率,最常用的是1366x768@60Hz和1920x1080@60Hz BNCS8803支持4-lane DP / eDP输出通常支持WQXGA所需 (2560 * 1600)及以上60 hz的帧速率 C.确认客户的信号源,要是标准的HDMI信号,其他的都不行; D.此芯片支持缩放功能,分数缩放比例2:1至1:2; E、此芯片不是纯硬件转换芯片,需要通过IIC或者SPI进行初始化,初始化一般使用客户CPU进行,这样方便控制时序也节省成本,如果不使用客户CPU进行初始化就要另外加MCU进行配置。 设计注意事项: A、NCS8801S设计的时候要特别注意输入输出的走线问题,要做好屏蔽以免信号受到干扰。 B、注意电源滤波 C、设计的时候预留LVDS信号要预留阻抗匹配电阻 D、设计的时候复位脚最好由客户CPU的GPIO口进行控制,以便控制整个方案的时序,避免后面出现问题。

    标签: ncs8803 hdmi

    上传时间: 2022-07-08

    上传用户: