虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

HJ-jtag

  • Actel FPGA A3P600最小系统原理图,包含JTAG 、电源和封装

    Actel FPGA A3P600最小系统原理图,包含JTAG 、电源和封装

    标签: actel fpga 封装

    上传时间: 2022-06-26

    上传用户:yui0900826

  • JTAG基础知识

    IEEE1149.1的产生1985年由IBM、AT&T、Texas Instruments、Philips Electronics NV、Siemens、Alcatel和Ericsson等公司成立的JETAG(Joint European Test Action Group)提出了边界扫描技术。1986年由于其它地区的一些公司的加入,JETAG改名为JTAG。1988年JTAG提出了标准的边界扫描体系结构,名称叫Boundary-Scan Architecture Standard Proposal,Version2.0,1990年IEEE正式承认了JTAG标准,经过补充和修订以后命名命名为IEEE1149.1-90。同年又提出了BSDL(Boundary Scan Description Lauguage,边界扫描描述语言)。后来成为IEEE1149.1-93标准的一部分。

    标签: jtag

    上传时间: 2022-07-06

    上传用户:canderile

  • SWD与JTAG区别及使用情况

    SWD与JTAG区别及使用情况                                 

    标签: swd jtag

    上传时间: 2022-07-20

    上传用户:canderile

  • H-JTAG.RAR

    H-JTAG USB仿真器是一款高速USB接口仿真器。仿真器采用USB接口供电,无需外接电源。支持10K~15MHZ的JTAG时钟,,可提供最高可达750 KB/S的下载速度与最高可达550 KB/S读取速度。与H-JTAG/H-FLASHER配合使用,可以实现高速调试与下载。该仿真器灵活,高效,稳定性好,能够全面满足用户的需求

    标签: 数字 电视原理

    上传时间: 2013-07-30

    上传用户:eeworm

  • 51单片机学习笔记.rar

    51单片机学习笔记。HJ-1G开发板学习笔记一

    标签: 51单片机

    上传时间: 2013-05-25

    上传用户:jiachuan666

  • 远程血压监控系统.rar

    随着生活水平的提高,人们越来越关注自己的身体健康,血压是反映人体生理状况的最重要指标之一,正常的血压是保证身体健康的重要条件。 另外血压也是重症病人监护的重要指标,准确、及时地监测血压,对于了解病情、诊断疾病和保障危重病人安全都极为重要。因此,研制高性能的血压监控系统具有重要的现实意义。 针对以上所述,本文提出了一种采用远程血压监控系统的解决方案,它融合计算机技术、测控技术和网络通讯技术为一体,使电子血压系统实现网络化。本系统将采集到的血压信息经处理后显示到液晶屏上,同时将此信息以TCP/IP的方式发送到网络上,这就是本设计的目的所在。 本论文在开始介绍了人体生理信号的特点及其测量条件之后,详细研究分析了血压测量原理以及舒张压和收缩压的判别。论文的重点放在系统硬件和软件两个方面的设计。在硬件方面,以ARM Cortex-M3内核的处理器LM3S8962作为控制器(内部集成有A/D转换器和以太网控制器等),使得硬件系统的设计简单化。整个硬件系统电路由六部分构成:处理器LM3S8962最小系统电路;电源模块:JTAG接口电路:血压检测模块;液晶显示模块;网络接口。其中,血压检测模块是整个系统设计的关键部分和难点部分,它主要是将袖压的直流部分和交流部分分离出来送到A/D转换器。软件方面,这个部分是第四章的系统软件的设计,首先把实时操作系统μC/OS-Ⅱ移植到处理器LM3S8962上,然后讲解了应用程序的设计(由三个部分组成),分别是A/D转换处理程序设计、液晶显示程序设计和网络通讯程序设计。论文的最后对系统的软硬件调试做了简单的介绍以及全文的总结。 关键词:TCP/IP 示波法 舒张压 收缩压 μc/OS-Ⅱ

    标签: 远程 血压监控系统

    上传时间: 2013-06-17

    上传用户:yph853211

  • ARM板全部图纸代码.rar

    CPU:S3C44B0X FLASH:HY29LV160BT 2M SDRAM:HY57V641620 8M 2 COM USB1.1 PDIUSBD12 NET RTL8019AS JTAG 14PIN LCD 接口 4 KEY 3 LED 峰鸣器 时钟电池

    标签: ARM 图纸 代码

    上传时间: 2013-07-19

    上传用户:Neal917

  • 智能人脸识别算法及其FPGA的实现.rar

    人脸自动识别技术是模式识别、图像处理等学科的一个最热门研究课题之一。随着社会的发展,各方面对快速有效的自动身份验证的要求日益迫切,而人脸识别技术作为各种生物识别技术中最重要的方法之一,已经越来越多的受到重视。对于具有实时,快捷,低误识率的高性能算法以及对算法硬件加速的研究也逐渐展开。 本文详细分析了智能人脸识别算法原理,发展概况和前景,包括人脸检测算法,人眼定位算法,预处理算法,PCA和ICA 算法,详细分析了项目情况,系统划分,软硬件平台的资源和使用。并在ISE软件平台上,用硬件描述语言(verilog HDL)对算法部分严格按照FPGA代码风格进行了RTL 硬件建模,并对C++算法进行了优化处理,通过仿真与软件算法结果进行比对,评估误差,最后在VirtexII Pro FPGA 上进行了综合实现。 主要研究内容如下: 首先,对硬件平台xilinx的VirtexII Pro FPGA 上的系统资源进行了描述和研究,对存储器sdram,RS-232 串口,JTAG 进行了研究和调试,对Coreconnect的OPB总线仲裁机理进行了两种算法的比较,RTL 设计,仿真和综合。利用ISE和VC++软件平台,对verilog和C++算法进行同步比较测试,使每步算法对应正确的结果。对软硬件平台的合理使用使得在项目中能尽可能多的充分利用硬件资源,制板时正确选型,以及加快设计和调试进度。其次,对人脸识别算法流程中的人脸检测,人眼定位,预处理,识别算法分别进行了比较研究,选取其中各自性能最好的一种算法对其原理进行了分析讨论。人脸检测采用adaboost 算法,因其速度和精度的综合性能表现优异。人眼定位采用小块合并算法,因为它具有快速,准确,弱时实的特点。预处理算法采用直方图均衡加平滑的算法,简单,高效。 识别算法采用PCA 加ICA 算法,它能最大的弱化姿态和光照对人脸识别的影响。 最后,使用Verilog HDL 硬件描述语言进行算法的RTL 建模,在C++算法的基础上,保证原来效果的前提下,根据FPGA 硬件特点对算法进行了优化。视频输入输出是人脸识别的前提,它提供FPGA 上算法需要处理的数据,预处理算法在C++算法的基础上进行了优化,最大的减少了运算量,提高了运算速度,16 位计算器模块使得在算法实现时可以根据系统要求,在FPGA的ip 核和自己设计的模块之间选择性能更好的一个来调用,FIFO的设计提供同步和异步时钟域的数据缓存。设计在ISE和VC++软件平台同时进行,随时对verilog和C++数据进行监测和比对。全部设计模块通过仿真,达到预定的性能要求,并在FPGA 上综合实现。

    标签: FPGA 人脸识别 算法

    上传时间: 2013-07-13

    上传用户:李梦晗

  • MSP430仿真器几套制作资料

    MSP430USB仿真器制作资料+430JTAG简版仿真器+利尔达- 轻松制作MSP430 JTAG Adapter+制作的单面板的MSP430JTAG仿真器 几套430JTAG制作方案,做不好你找我........

    标签: MSP 430 仿真器 制作资料

    上传时间: 2013-07-26

    上传用户:liaofamous

  • 基于CPLD/FPGA的IP核设计

    本文介绍了一个基于CPLD/FPGA的嵌入式IP核设计。论文在阐述可编程逻辑器件及其发展趋势的基础上,探讨了知识产权复用理念,MCU的复杂化设计以及数字信号传输与处理的速度要求。结合国内外对CPLD/FPGA的使用现状,引出了在CPLD/FPGA上开发嵌入式模块程序的理念并提出了设计实现方法和设计实例。课题的设计目标为开发一个基于CPLD/FPGA的USBIP模块,实现开发板与PC机之间的USB通信。设计过程首先进行硬件设计,在FPGA开发板上开发扩展板;其次用ISE开发软件进行FPGA数字化设计;在软件开发完成后,将配置生成的比特流文件通过JTAG电缆下载到FPGA开发板上,实现FPGA开发板与PC机之间的通信。 该设计具有很高的实用性,它进一步扩大了可编程芯片的领地,将复杂专有芯片挤向高端和超复杂应用;它使得IP资源复用理念得到更普遍的应用;为基于FPGA的嵌入式系统设计提供了广阔的思路。

    标签: CPLD FPGA IP核

    上传时间: 2013-07-05

    上传用户:隐界最新