演示几种存储控制器的算法,fifo,lru,nur,opt
上传时间: 2016-08-09
上传用户:lanhuaying
分页式存储管理 用位示图表示,其中用了LRU和FIFO算法
上传时间: 2014-11-24
上传用户:蠢蠢66
FPGA向SRAM中写入数据(VHDL编程),包含通用fifo,sram等
上传时间: 2016-08-12
上传用户:赵云兴
实现功能: 根据请求调页存储管理方式的相关原理,用VC编程模拟实现一个请求调页存储管理系统,该系统的页面置换算法必须包括先进先出页面淘汰算法(FIFO)、最近最少使用LRU页面淘汰算法、最佳淘汰算法。同时系统可以随意设置当前分配给作业的块数。 系统运行时,任意输入一个页面访问序列,设定不同的页面置换算法和页块数,输出其页面淘汰的情况,计算其缺页次数和页面置换次数。 系统结束后,要求比较同一个页面访问序列,在不同的页面置换算法和页块数的情况下,其产生的缺页次数和页面置换次数,并分析其原因。
上传时间: 2013-12-22
上传用户:zmy123
独立flash播放器!This the developer’s wiki for Gnash and related projects. Content on these pages may not represent the official position of the Gnash team. You must register and be given access by the administrator to be able to write to the wiki registration is free, it’s friendly, and it stops spammers.
标签: developer projects Content related
上传时间: 2016-08-21
上传用户:hebmuljb
BIOS文件里面的模块,用汇编语言编成 用CBROM加入BIOS文件里面可以实现无启动盘启动Free-dos
上传时间: 2014-01-22
上传用户:luopoguixiong
8位深,9位宽FIFO VHDL源码设计,如需改进可在此基础上扩展
标签: 8位
上传时间: 2016-09-04
上传用户:xzt
TS12864液晶驱动,max7219数码管驱动,串口键盘驱动,C8051F120片上ADC及DAC驱动,长宽任意可设的FIFO源码。实现单级触发、三级触发、始端触发、终端触发、三级触发等功能。能在示波器XY模式下显示8路清晰的逻辑信号
上传时间: 2014-01-21
上传用户:stewart·
操作系统课程设计《页面置换算法》,内含设计文档。 设计要求为:作业共有320条指令,即它的地址空间为32页,目前它的所有页都还未调入内存。再模拟过程中,如果所访问的指令已在内存,则显示其物理地址,并转下一条指令。如果所访问的指令还未装入内存,则发生缺页,此时需要记录缺页的次数,并将相应页调入内存。如果4个内存块均已装入该作业,则需要进行页面置换,最后显示其物理地址,并转向下一条指令。在所有320条指令执行完毕后,请计算并显示作业运行过程中发生的缺页率。 实现方法为:最佳置换算法(OPT)、先进先出(FIFO)算法和最近最久未使用(LRU)算法。
上传时间: 2014-03-10
上传用户:banyou
离散事件系统仿真程序CPU_scheduler说明: 1.仿真功能与要求: 1.1 单CPU系统,系统有10个终端输入任务,如果一个任务的执行时间大于规定的时间片,则该任务执行一个时间片之后退出CPU,并重新参加排队,直到执行完退出CPU,然后才允许相应终端重新输入一个新的作业。任务排队的原则是在CPU中执行次数越少的越排在前面,如果两个任务执行的次数相同,按照FIFO原则排队。 1.2 每个终端输入任务的时间满足均值为25秒的指数分布。每个任务需要CPU执行的时间满足均值为0.8秒的随机指数分布。CPU的时间片长度为0.1秒,任务间切换需要0.015秒任务的个数为1000时终止仿真,计算每个任务的平均相应时间和队列中的平均任务个数。
标签: CPU_scheduler 1.1 CPU 离散事件系统
上传时间: 2016-09-19
上传用户:阳光少年2016