虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

Fir滤波器

FIR(FiniteImpulseResponse)滤波器:有限长单位冲激响应滤波器,又称为非递归型滤波器,是数字信号处理系统中最基本的元件,它可以在保证任意幅频特性的同时具有严格的线性相频特性,同时其单位抽样响应是有限长的,因而滤波器是稳定的系统。因此,Fir滤波器在通信、图像处理、模式识别等领域都有着广泛的应用。
  • 软件无线电中Fir滤波器的Matlab设计及FPGA实现.rar

    软件无线电作为一种新的无线通信概念和体制,近年来随着3G标准的提出,日益受到国内外相关通信厂商的重视。尤其是基于软件无线电和智能天线技术的TD-SCDMA作为通信史上第一个“中国标准”,有望扭转多年来我国移动通信制造业的被动局面,是实现信息产业腾飞的一个绝好机会。软件无线电使得通信体制具有很好的通用性、灵活性和可配置性,并使系统互联和升级变得容易。本文以软件无线电中的Fir滤波器为线索,贯穿了信号重构、多抽样率信号处理、积分梳状滤波器等理论分析,重点阐释了Fir滤波器的设计方法及滤波器的FPGA实现等技术问题。 本文首先针对软件无线电中的多抽样率信号处理理论进行了讨论和分析。讨论了软件无线电中如何实现整数倍抽取、整数倍内插、分数倍抽样率变换,并分析了网络结构的等效变换、多相滤波及积分梳状滤波器的设计理论。 紧接着重点阐述了软件无线电中Fir滤波器的设计理论,包括窗函数法、频率抽样法及等纹波法。分析了各种设计方法所能达到的性能指标及优缺点,并结合工程实例给出了相关的Matlab程序。并对Fir滤波器结构的选择及系数字长的确定等问题进行了分析。此外,也介绍了在Matlab进行辅助设计时一些常用函数和命令的用法。 本文选用FPGA来实现中频软件无线电,FPGA与参数化ASIC、DSP比较有很多优势,它不但在功耗、体积、成本方面优于参数化ASIC、DSP,而且处理效率高、现场可编程性能良好。不同于DSP的单流处理方式,FPGA是多流并行处理,这种处理方式使FPGA能完成DSP难以实现的许多功能。在简单介绍了FPGA的一般原理,以及FPGA设计中的关键技术和在信号处理中的设计原则以后,重点介绍了Fir滤波器的FPGA实现方法。提出了分布式算法、加法器网络法以及分段FIFO等实现方法。最后,提出了一种QuartusII与MATLAB联合仿真的方法。此方法能够直观的检验滤波器的滤波效果,提高设计效率。并结合工程实例详尽的介绍了Fir滤波器的设计开发流程。

    标签: Matlab FPGA FIR

    上传时间: 2013-04-24

    上传用户:gengxiaochao

  • 应用VHDL基于FPGA设计Fir滤波器

    伴随高速DSP技术的广泛应用,实时快速可靠地进行数字信号处理成为用户追求的目标。同时,由于可编程器件在速度和集成度方面的飞速提高,使得利用硬件实现数字信号实时快速可靠处理有了新的途径。 Fir滤波器是数字信号处理中常用部件,它的最大优点在于:设计任何幅频特性时,可以具有严格的线性相位,这一点对数字信号的实时处理非常关键。 FPGA是常用的可编程器件,它所具有的查找表结构非常适用于实现实时快速可靠的Fir滤波器,在加上VHDL语言灵活的描述方法以及与硬件无关的特点,使得使用VHDL语言基于FPGA芯片实现Fir滤波器成为研究的方向。 本文对基于FPGA的FIR数字滤波器实现进行了研究,并设计了一个16阶的FIR低通滤波器。所做的主要工作为: 1.以FIR数字滤波器的基本理论为依据,使用分布式算法作为滤波器的硬件实现算法,并对其进行了详细的讨论。针对分布式算法中查找表规模过大的缺点,采用多块查找表的方式减小硬件规模。 2.在设计中采用了自顶向下的层次化、模块化的设计思想,将整个滤波器划分为多个模块,利用VHDL语言的描述方法进行了各个功能模块的设计,最终完成了FIR数字滤波器的系统设计。 3.采用FLEX10K系列器件实现一个16阶的FIR低通滤波器的设计实例,用MAX+PLUSII软件进行了仿真,并用MATLAB对仿真结果进行了分析,证明所设计的FIR数字滤波器功能正确。 仿真结果表明,本论文所设计的Fir滤波器硬件规模较小,采样率达到了17.73MHz。同时只要将查找表进行相应的改动,就能分别实现低通、高通、带通Fir滤波器,体现了设计的灵活性。

    标签: VHDL FPGA FIR 滤波器

    上传时间: 2013-04-24

    上传用户:zdluffy

  • 基于FPGA的高速高阶Fir滤波器设计

      随着雷达、图像、通信等领域对信号高速处理的要求,研究人员正寻求高速的数字信号处理算法,以满足这种高速地处理数据的需要。常用的高速实时数字信号处理的器件有ASIC、可编程的数字信号处理芯片、FPGA,等等。  本文研究了时域FPGA上实现高速高阶FIR数字滤波器结构,并实现了高压缩比的LFM脉冲信号的匹配滤波。文章根据FIR数字滤波器理论,分析比较实现了Fir滤波器的方法;使用并行分布式算法,在Xilinx的VirtexⅡFPGA系列芯片上设计了高速高阶Fir滤波器。并详细进行了分析;设计出了一个256阶的线性调频脉冲压缩信号的匹配滤波器设计实例,并用ModelSim软件进行了仿真。

    标签: FPGA FIR 滤波器设计

    上传时间: 2013-07-18

    上传用户:yt1993410

  • 基于DSP的Fir滤波器的设计和实现

    本文深入研究基于美国德州仪器公司(TI)TMS320C5410DSP芯片的滤波器系统软件实现方法,用窗冂设计法实现Fir滤波器,给出了MATLAB仿真结果,并在以TI TMS320C5410为微处理器的DSK上实现,实验结果表明滤波结果效果良好,达到了预期的性能指标,用时间抽取法实现的FFT/IFFT算法,介绍了自适应滤波器的基本原理及应用,并对LMS算法进行了深入的研究。

    标签: DSP FIR 滤波器

    上传时间: 2013-06-29

    上传用户:anng

  • IEEE80211a物理层关键技术研究——Fir滤波器与Viterbi译码器的FPGA实现

    无线局域网(WLAN,Wireless Local Area Network)是未来移动通信系统的重要组成部分.为了满足用户高速率、方便灵活的接入互联网的需求,WLAN的研究和建设正在世界范围内如火如荼的展开.由于摆脱了有线连接的束缚,无线局域网具有移动性好、成本低和不会出现线缆故障等特点.该文对无线局域网的主流协议IEEE 802.11a的物理层实现技术进行了系统的研究和分析,并采用可编程ASIC器件FPGA,设计实现了物理层基带处理的关键模块,为今后形成具有自主知识产权的IP核奠定了基础.该文研究内容得到了天津市信息化办公室"宽带无线局域网关键技术研究"项目经费的支持.该文在对IEEE 802.11a协议深入研究的基础上,提出了物理层的实现方案和功能模块划分.重点研究了实现基带处理的关键模块:Fir滤波器、卷积码编码器以及(2,1,7)Viterbi译码器的实现算法和硬件结构.在Viterbi译码器的设计中,

    标签: Viterbi 80211a 80211 IEEE

    上传时间: 2013-06-19

    上传用户:xinzhch

  • 基于语音信号的Fir滤波器的设计

    · 摘要:  介绍了DSP,论述了TMS320C5416DSP芯片及其开发环境,给出了一个Fir滤波器的设计原理.  

    标签: FIR 语音信号 滤波器

    上传时间: 2013-04-24

    上传用户:zxianyu

  • 基于FPGA的Fir滤波器的设计

    优秀论文,基于FPGA的Fir滤波器的设计

    标签: FPGA FIR 滤波器

    上传时间: 2013-08-07

    上传用户:远远ssad

  • 用VHDL语言设计基于FPGA器件的高采样率Fir滤波器

    用VHDL语言设计基于FPGA器件的高采样率Fir滤波器,基于VHDL与CPLD器件的FIR数字滤波器的设计

    标签: VHDL FPGA FIR 语言

    上传时间: 2013-08-07

    上传用户:ukuk

  • 用fpga高效率的设计Fir滤波器(含原理介绍)

    用fpga高效率的设计Fir滤波器\r\n里面有原理介绍,具体如何实施设计

    标签: fpga FIR 高效率 滤波器

    上传时间: 2013-08-13

    上传用户:asdfasdfd

  • 介绍Fir滤波器的FPGA高效实现和巧妙验证,不错

    介绍Fir滤波器的FPGA高效实现和巧妙验证

    标签: FPGA FIR 滤波器

    上传时间: 2013-08-24

    上传用户:haoxiyizhong