温度控制系统程序分身乏术发送信息新的发现床v
上传时间: 2013-12-17
上传用户:ouyangtongze
一款在仪表和总线行业应用广泛的芯片 有D/A变换和I/V变换的芯片 该芯片应用非常方便和稳定
上传时间: 2016-12-26
上传用户:onewq
在原来基础上新添加了对ST、V、I、C卡的处理,并给出了怎样使一台机顶盒支持 多种智能卡的伪代码!
标签:
上传时间: 2016-12-26
上传用户:Divine
dvb ca 移植接口代码及文档说明。有对ST、V、I、C卡的处理说明,并给出了怎样使一台机顶盒支持多种智能卡的伪代码!
上传时间: 2016-12-26
上传用户:jqy_china
FPGA程序的top.v文件,主要实现DDS信号发生器功能,通过定时器,可简单实现输出幅值无极跳变
上传时间: 2013-11-26
上传用户:曹云鹏
wz_jsgraphics.js v. 2.3 div画图类,包括很多div的应用。
标签: v. wz_jsgraphics 2.3 div
上传时间: 2013-12-09
上传用户:225588
IIR code. IEEE STD 1364-1995 Verilog file: iir_par.v.
上传时间: 2013-12-23
上传用户:xiaoxiang
oracle带的包常用函数.v$rollstat與v$undostat两者的区别
标签: rollstat undostat oracle 函数
上传时间: 2017-01-16
上传用户:zuozuo1215
本程序包含:EEPROM的功能模型(eeprom.v)、读/写EEPROM的verilog HDL 行为模块(eeprom_wr.v)、信号产生模块(signal.v)和顶层模块(top.v) ,这样可以有一个完整的EEPROM的控制模块和测试文件,本文件通过测试。
标签: EEPROM eeprom_wr verilog eeprom
上传时间: 2017-01-22
上传用户:lanjisu111
acm.pku.edu.cn上面滑雪一题,经典的动态规划问题
上传时间: 2013-12-17
上传用户:woshiayin