本设计通过采用分割电容阵列对DAC进行优化,在减小了D/A转换开关消耗的能量、提高速度的基础上,实现了一款采样速度为1 MS/s的10-bit单端逐次逼近型模数转换器。使用cadence spectre 工具进行仿真,仿真结果表明,设计的D/A转换器和比较器等电路满足10-bit A/D 转换的要求,逐次逼近A/D转换器可以正常工作。
上传时间: 2013-11-21
上传用户:chukeey
设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结果表明,在2.5 V单电源电压下驱动2 pF负载时,运放的直流增益可达到124 dB,单位增益带宽720 MHz,转换速率高达885 V/μs,达到0.1%的稳定精度的建立时间只需4 ns,共模抑制比153 dB。
上传时间: 2014-12-23
上传用户:jiiszha
schematic常用快捷键 x:检查并存盘 s:存盘 [:缩小 ]:放大 F:整图居中显示 u:撤销上一次操作 Esc:清楚刚键入的命令 c:复制 m:移动
上传时间: 2013-11-21
上传用户:王楚楚
制作此教程的目的旨在学习, 网上也有很多讲的比较好的教程,此做并不是想跟他们比什么,希望此教程能对大家学习有所帮助。每个教程讲的内容不尽相同,希望此教程能够帮助大家快速学习Alitum Designer、PADS 和Cadence。
上传时间: 2014-01-14
上传用户:q986086481
cadence
标签: Cadence_SPB 16.2 教程
上传时间: 2013-11-10
上传用户:ddddddd
allegro教程
标签: Cadence_Allegro 基础培训
上传时间: 2013-10-26
上传用户:huyiming139
这是我自己在学习Allegro时做的一些笔记。里面有一些最基本的操作和一些截图。能让大家更加容易的上手Allegro。因为全是自己一点点的积累的,所以下载分数有点高。呵呵,不好意思哦。
上传时间: 2013-11-11
上传用户:dongqiangqiang
这是我自己在学习Allegro时做的一些笔记。里面有一些最基本的操作和一些截图。能让大家更加容易的上手Allegro。因为全是自己一点点的积累的,所以下载分数有点高。呵呵,不好意思哦。
上传时间: 2014-12-24
上传用户:徐孺
Cadence入门的很好教程
标签: Cadence_SPB 16.2 PCB 入门教程
上传时间: 2013-10-11
上传用户:爱死爱死
新手的问题很好解决的
标签: Allegro
上传时间: 2013-12-28
上传用户:wushengwu