虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

CPU-ip

  • TCP-IP技术大全 PDF

    TCP-IP技术大全 PDF

    标签: TCP-IP 技术大全

    上传时间: 2013-04-15

    上传用户:eeworm

  • 移动IP技术指南 PDF

    移动IP技术指南 PDF

    标签: 移动 IP技术

    上传时间: 2013-06-23

    上传用户:eeworm

  • TMS320C6000系列DSP的CPU与外设 清晰书签版

    TMS320C6000系列DSP的CPU与外设 清晰书签版

    标签: C6000 320C 6000 TMS

    上传时间: 2013-06-28

    上传用户:eeworm

  • TCP-IP技术大全-71.6M-PDF.zip

    专辑类-网络及电脑相关专辑-114册-4.31G TCP-IP技术大全-71.6M-PDF.zip

    标签: TCP-IP M-PDF 71.6 zip

    上传时间: 2013-04-24

    上传用户:jiiszha

  • TCP-IP详解.CISCO详解-273M.zip

    专辑类-网络及电脑相关专辑-114册-4.31G TCP-IP详解.CISCO详解-273M.zip

    标签: TCP-IP CISCO 273 zip

    上传时间: 2013-04-24

    上传用户:关外河山

  • ip地址管理与子网划分-5.3M-PDF.zip

    专辑类-网络及电脑相关专辑-114册-4.31G ip地址管理与子网划分-5.3M-PDF.zip

    标签: M-PDF 5.3 zip ip地址

    上传时间: 2013-07-21

    上传用户:bg6jsx

  • 高级网络操作系统及其应用——TCP~IP协议与分组无线网-10.1M-PDF.pdf

    专辑类-网络及电脑相关专辑-114册-4.31G 高级网络操作系统及其应用——TCP~IP协议与分组无线网-10.1M-PDF.pdf

    标签: M-PDF 10.1 TCP

    上传时间: 2013-06-22

    上传用户:hehuaiyu

  • 移动IP技术指南-7.7M-PDF.zip

    专辑类-网络及电脑相关专辑-114册-4.31G 移动IP技术指南-7.7M-PDF.zip

    标签: M-PDF 7.7 zip 移动

    上传时间: 2013-06-17

    上传用户:huyanju

  • USB20设备控制器IP核的设计与FPGA验证.rar

    随着计算机及其外围设备的发展,传统的并行接口和串行接口在灵活性和接口扩展等方面存在的缺陷愈来愈不可回避,并逐渐成为计算机通信的瓶颈。在这种情况下,通用串行总线(Universal Serial Bus,USB)诞生了。USB由于具有传输速率高、价格便宜、使用方便、灵活性高、支持热插拔、接口标准化和易于扩展等优点,目前已经成为计算机外设接口的主流技术,在计算机外围设备和消费类电子领域正获得越来越多的应用。 @@ 本文基于USB2.0协议规范,设计了一款支持高速和全速传输的USB2.0设备控制器IP核。文中着重介绍了这款设备控制器IP核的设计和FPGA验证工作,详细研究并分析了USB2.0规范,根据规范提出了一种USB2.0设备控制器整体构架方案,描述了各个功能子模块硬件电路的功能及实现。从可重用的角度出发,对设备控制器模块进行优化设计,增加多个灵活的配置选项,根据不同的应用对硬件进行配置,使其在满足要求的情况下去除冗余电路,以减少占用面积和功耗,从而使其灵活地应用于各种USB系统。本文还研究了IP核的验证方法,并对所设计的USB2.0设备控制器建立了功能完备的ModelSim仿真验证环境,搭建了FPGA硬件验证平台,设计了具有AHB接口的设备控制器和带有8051的设备控制器,并分别在FPGA平台上进行了功能验证。 @@ 本文所设计的USB2.0设备控制器IP核可配置性高,使用者可以自由配置所需端点的个数以及每个端点类型等,可以集成于多种USB系统中,适于各类USB设备的开发。本课题所取得的成果为USB2.0设备类的研究和开发积累了经验,并为后来实验室某项目测试芯片的USB数据采集提供了参考方案,也为未来USB3.0接口IP核的开发和应用奠定了基础。 @@关键词USB2.0控制器;IP核;FPGA;验证

    标签: FPGA USB 20

    上传时间: 2013-06-30

    上传用户:nanfeicui

  • DDR2控制器IP的设计与FPGA实现.rar

    DDR2 SDRAM是目前内存市场上的主流内存。除了通用计算机系统外,大量的嵌入式系统也纷纷采用DDR2内存,越来越多的SoC系统芯片中会集成有DDR2接口模块。因此,设计一款匹配DDR2的内存控制器将会具有良好的应用前景。 论文在研究了DDR2的JEDEC标准的基础上,设计出DDR2控制器的整体架构,采用自项向下的设计方法和模块化的思想,将DDR2控制器划分为若干模块,并使用Verilog HDL语言完成DDR2控制器IP软核中初始化模块、配置模块、执行模块和数据通道模块的RTL级设计。根据在设计中遇到的问题,对DDR2控制器的整体架构进行改进与完善。在分析了Altera数字PHY的基本性能的基础上,设计DDR2控制器与数字PHY的接口模块。搭建DDR2控制器IP软核的仿真验证平台,针对设计的具体功能进行仿真验证,并实现在Altera Stratix II GX90开发板上对DDR2存储芯片基本读/写操作控制的FPGA功能演示。 论文设计的DDR2控制器的主要特点是: 1.支持数字PHY电路,不需要实际的硬件电路就完成DDR2控制器与DDR2存储芯片之间的物理层接口,节约了设计成本,缩小了硬件电路的体积。 2.将配置口从初始化模块中分离出来,简化了具体操作。 3.支持多个DDR2存储芯片,使得DDR2控制器的应用范围更为广阔。 4.支持DDR2的三项新技术,充分发挥DDR2内存的特性。 5.自动DDR2刷新控制,方便用户对DDR2内存的控制。

    标签: DDR2 FPGA 控制器

    上传时间: 2013-06-10

    上传用户:ynzfm