机顶盒OSD图文解析框架程序,分析ts,解析在屏上显示.
上传时间: 2016-04-03
上传用户:zhaoq123
CF VHDL The CF+ design was designed using the timing diagrams of the Compact Flash specification rev. 1.4, Analog Devices ADSP-218xN DSP Microcomputer specification, and the Intel StrataFlash Memory 28F320J3 specification.
标签: specification the designed diagrams
上传时间: 2013-12-27
上传用户:yyyyyyyyyy
VisualDSP++4.0,关于ADU DAU的控制 Hardware: ADSP-BF561 EZ-KIT Board
上传时间: 2014-08-22
上传用户:qoovoop
求一个32bits有符号数的绝对值,ADSP开发环境
上传时间: 2016-05-16
上传用户:nanshan
话音信号处理,采样,模数转换,处理后数模转换,效果还可以,用于ADSP——SCARC21161
上传时间: 2014-01-03
上传用户:zhaoq123
matlab实现的多个基础程序和报告并有流程图(1) 绘出正弦信号波形及频谱。 (2) 单极性归零(RZ)波形及其功率谱,占空比为50%。 (3) 升余弦滚降波形的眼图及其功率谱。滚降系数为0.5。发送码元取值为0、2。 (4) 最佳基带系统的Pe~Eb\No曲线,升余弦滚降系数a=0.5,取样值的偏差是Ts/4。 (5) Pe~Eb\No,升余弦滚降系数a=0.5,取样时间无偏差,但信道是多径信道,C(f)=abs(1-0.5*exp(-j*2*pi*f*dt)),dt=Ts/2。 (6) 仿真数字基带传输系统,包括输入、输出信号波形及其功率谱,眼图(升余弦滚降系数a=0.5),Pe~Eb\No曲线,取样时间无偏差。
上传时间: 2014-01-22
上传用户:aix008
功能:时钟DS1302的读写 hd7279显示显示分 小时 说明: (1)每次上电时,必须把秒寄存器高位设置为0,时钟才能走时 (2)如果每次需要写入数据和时钟日历信息,须将"写保护"寄存器设置成为0 (3)P0低4位接段码,高4位接位选,从DS1302中读出来的是BCD码 (4)TS=1010,DS=01,RS=01(在Vcc1与Vcc2之间接2K电阻) (5)初始时间设置为05年 6月 10日 星期1 8:
上传时间: 2016-06-16
上传用户:三人用菜
DVB-S+HDTV,DVB开发方面的论文,I) 基 于 C语言。对MPEG-2系统级标准关于TS码流处理的核心算法进行 建模
上传时间: 2014-01-22
上传用户:ruixue198909
linux设备驱动 | |-- DMA范例 | | |-- 3c505.c | | |-- 3c505.h | | `-- dma.h | `-- 静态映射范例 | `-- mach-smdk2440.c |--- | |-- NVRAM驱动 | | `-- generic_nvram.c | |-- 触摸屏驱动 | | |-- 作为input设备 | | | |-- s3c2410_ts.c | | | `-- s3c2410_ts.h | | `-- 作为普通字符设备 | | `-- s3c2410-ts.c | |-- 看门狗驱动 | | `-- s3c2410_wdt.c | `-- 平台设备 | `-- devs.c |--- | |-- IDE驱动 | | |-- ide-disk.c | | `-- ide-h8300.c | `-- RAMDISK驱动 | `-- rd.c
上传时间: 2014-01-05
上传用户:gaome
ucos2.85在vs2005上模拟环境,有一个基于循环缓冲分析ts包的任务
上传时间: 2016-08-08
上传用户:gundan