虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

ASic

ASic(ApplicationSpecificIntegratedCircuit)即专用集成电路,是指应特定用户要求和特定电子系统的需要而设计、制造的集成电路。用CPLD(复杂可编程逻辑器件)和FPGA(现场可编程逻辑门阵列)来进行ASic设计是最为流行的方式之一,它们的共性是都具有用户现场可编程特性,都支持边界扫描技术,但两者在集成度、速度以及编程方式上具有各自的特点。[1]
  • 可编程ASic集成数字系统

    可编程ASic集成数字系统

    标签: ASic 可编程 集成 数字系统

    上传时间: 2013-08-02

    上传用户:eeworm

  • 可编程ASic集成数字系统-420页-11.1M.rar

    专辑类----可编程逻辑器件相关专辑 可编程ASic集成数字系统-420页-11.1M.rar

    标签: ASic 11.1 420

    上传时间: 2013-04-24

    上传用户:aappkkee

  • 可编程ASic集成数字系统-420页-11.1M.pdf

    专辑类-可编程逻辑器件相关专辑-96册-1.77G 可编程ASic集成数字系统-420页-11.1M.pdf

    标签: ASic 11.1 420

    上传时间: 2013-04-24

    上传用户:hhkpj

  • 数字逻辑电路的ASic设计.pdf.rar

    书名:数字逻辑电路的ASic设计/实用电子电路设计丛书 作者:(日)小林芳直 著,蒋民 译,赵宝瑛 校 出版社:科学出版社 原价:30.00 出版日期:2004-9-1 ISBN:9787030133960 字数:348000 页数:293 印次: 版次:1 纸张:胶版纸 开本: 商品标识:8901735 编辑推荐 -------------------------------------------------------------------------------- 内容提要 -------------------------------------------------------------------------------- 本书是“实用电子电路设计丛书”之一。本书以实现高速高可靠性的数字系统设计为目标,以完全同步式电路为基础,从技术实现的角度介绍ASic逻辑电路设计技术。内容包括:逻辑门电路、逻辑压缩、组合电路、Johnson计数器、定序器设计及应用等,并介绍了实现最佳设计的各种工程设计方法。 本书可供信息工程、电子工程、微电子技术、计算技术、控制工程等领域的高等院校师生及工程技术人员、研制开发人员学习参考。 目录 -------------------------------------------------------------------------------- 第1章 ASic=同步式设计=更高可靠性设计方法的实现 1.1 面向高性能系统的设计 1.2 同步电路的不足 1.3 同步电路设计 1.4 ASic机能设计方法有待思考的地方 第2章 逻辑门电路详解 2.1 逻辑门电路的最基本的知识 2.2 加法电路及其构成方法 2.3 其他输入信号为3位的逻辑单元 2.4 复合逻辑门电路的调整 第3章 逻辑压缩与奎恩·麦克拉斯基法 3.1 除去玻色项的方法 3.2 奎恩·麦克拉斯基法 第4章 组合电路设计 4.1 选择器、解码器、编码器 4.2 比较和运算电路的设计 第5章 计数器电路的设计 5.1 计数器设计的基础 5.2 各种各样的计数器设计 5.3 LFSR(M系列发生器)的设计 第6章 江逊计数器 6.1 设计高可靠性的江逊计数器 6.2 冲刷顺序的组成 第7章 定序器设计 7.1 定序器电路设计的基础知识 7.2 把江逊计数器制作成状态机 7.3 一比特热位状态机与江逊状态机 7.4 跳跃动作的设计 第8章 定序器的高可靠化技术 8.1 高可靠性定序器概述 8.2 关注高可靠性江逊状态机 第9章 定序器的应用设计 9.1 软件处理与硬件处理 9.2 自动扶梯的设计 9.3 信号机的设计 9.4 数码存钱箱的设计 9.5 数字锁相环的设计 第10章 实现最佳设计的方法 10.1 如何杜绝运行错误的产生 10.2 16位乘法器的电路整定 10.3 冒泡分类器(bubble sorter)的电路设定 参考文献

    标签: ASic 数字逻辑电路

    上传时间: 2013-06-15

    上传用户:龙飞艇

  • 基于FPGA组的ASic逻辑验证技术研究

    随着ASic设计规模的增长,功能验证已成为整个开发周期的瓶颈。传统的基于软件模拟和硬件仿真的逻辑验证方法已难以满足应用的要求,基于FPGA组的原型验证方法能有效缩短系统的开发周期,可提供更快更全面的验证。由于FPGA芯片容量的增加跟不上ASic设计规模的增长,单芯片已无法容纳整个设计,所以常常需要对设计进行逻辑分割,将子逻辑块映射到FPGA阵列中。 本文对逻辑验证系统的可配置互连结构和ASic逻辑分割算法进行了深入的研究,提出了FPGA阵列的非对称可配置互连结构。与现有的对称互连结构相比,该结构能提供更多的互连通道,可实现对I/O数量、电平类型和互连路径的灵活配置。 本文对逻辑分割算法进行了较深入的研究。针对现有的两类分割算法存在的不足,提出并实现了基于设计模块的逻辑分割算法,该算法有三个重要特征:1)基于设计代码;2)以模块作为逻辑分割的最小单位;3)使用模块资源信息指导逻辑分割过程,避免了设计分割过程的盲目性,简化了逻辑分割过程。 本文还对并行逻辑分割方法进行了研究,提出了两种基于不同任务分配策略的并行分割算法,并对其进行了模拟和性能分析;验证了采用并行方案对ASic逻辑进行分割和映射的可行性。 最后基于改进的芯片互连结构,使用原型系统验证方法对某一大规模ASic设计进行了逻辑分割和功能验证。实验结果表明,使用改进后的FPGA阵列互连结构可以更方便和快捷地实现ASic设计的分割和验证,不但能显著提高芯片间互连路径的利用率,而且能给逻辑分割乃至整个验证过程提供更好的支持,满足现在和将来大规模ASic逻辑验证的需求。

    标签: FPGA ASic 逻辑 验证技术

    上传时间: 2013-06-12

    上传用户:极客

  • 采用带有收发器的全系列40-nm FPGA和ASic实现创新设计

    本文介绍带有收发器的全系列40-nmFPGA和ASic,发挥前沿技术优势,在前一代创新基础上,解决下一代系统难题。

    标签: FPGA ASic 40 nm

    上传时间: 2013-07-26

    上传用户:84425894

  • 高级ASic芯片综合

    ·【内容简介】本书第2版描述了使用Synopsys工具进行ASic芯片综合、物理综合、形式验证和静态时序分析的最新概念和技术,同时针对VDSM(超深亚微米)工艺的完整ASic设计流程的设计方法进行了深入的探讨。.本书的重点是使用Synopsys32具解决各种VDSM问题的实际应用。读者将详细了解有效处理复杂亚微米ASic的设计方法,其重点是HDL的编码风格、综合和优化、动态仿真、形式验证、DFT扫描

    标签: ASic 芯片

    上传时间: 2013-05-20

    上传用户:diets

  • Advanced ASic Chip Synthesis Using Synopsys Design Compiler,Physi

    ·Advanced ASic Chip Synthesis Using Synopsys Design Compiler,Physical Compiler and Primetime

    标签: nbsp Synthesis Advanced Synopsys

    上传时间: 2013-04-24

    上传用户:alia

  • ASic/FPGA验证经典资料

    ASic/FPGA验证经典资料,英文版,希望大家可以有所借鉴。

    标签: ASic FPGA

    上传时间: 2013-08-13

    上传用户:solmonfu

  • 运算电路的综合:包含多种常用数学算法的FPGA/ASic实现。

    运算电路的综合:包含多种常用数学算法的FPGA/ASic实现。

    标签: FPGA ASic 运算电路 算法

    上传时间: 2013-08-15

    上传用户:songrui