虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

ALTERA-FPGA-CPLD

  • CPLD/FPGA常用模块与综合系统设计实例精讲 452页 65M 高清书签.pdf

    可编程逻辑器件相关专辑 96册 1.77GCPLD/FPGA常用模块与综合系统设计实例精讲 452页 65M 高清书签.pdf

    标签:

    上传时间: 2014-05-05

    上传用户:时代将军

  • 电子书-Altera FPGA_CPLD设计 Quartus ii软件FPGA设计 基础篇+高级篇

    电子书-Altera FPGA_CPLD设计 Quartus ii软件FPGA设计 基础篇+高级篇合集

    标签: fpga cpld

    上传时间: 2022-02-16

    上传用户:lipengxu

  • FPGA_ASIC-基于CPLD FPGA的半整数分频器的设计讲解

    该文档为FPGA_ASIC-基于CPLD、FPGA的半整数分频器的设计讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: fpga cpld

    上传时间: 2022-02-26

    上传用户:slq1234567890

  • Altera-软件无线电数字下变频技术研究及FPGA实现

    该文档为Altera-软件无线电数字下变频技术研究及FPGA实现讲解文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………

    标签: 无线电 变频技术

    上传时间: 2022-03-11

    上传用户:蓝天小雨

  • FPGA笔试题及答案

    1.       目前世界上有十几家生产CPLD/FPGA的公司,最大的两家是:( )和 ( )。答案:Xilinx、Altera目的:知识面考点:fpga熟悉2.       FPGA的基本结构由3种可编程单元和一个用于存放编程数据的静态存储器组成。这3种可编程的单元分别是()、()和()。答案:IOB——输入输出模块目的:知识面            CLB——可编程逻辑模块IR—互联资源或可编程内部连线目的:fpga基本结构的了解考点:fpga基本知识 3.       Verilog语言信号赋值包括非阻塞赋值和阻塞赋值,一般非阻塞赋值用在( )描述中,阻塞赋值用在( )描述中;答案:时序电路、组合逻辑目的:verilog语言的了解考点:硬件语言知识

    标签: fpga

    上传时间: 2022-05-09

    上传用户:突破自我

  • 基于Altera的FPGA设计的硬件除法器

    基于Altera的FPGA设计的硬件除法器,适合感兴趣的学习者学习,可以提高自己的能力,大家可以多交流哈

    标签: fpga 硬件除法器

    上传时间: 2022-05-20

    上传用户:蓝天小雨

  • 基于CPLD与MCU的激光雷达系统控制及信号处理电路研制

    作为一种全新的探测技术,激光雷达已广泛应用于大气、陆地、海洋探测、空中交会对接、侦察成像、化学试剂探测等领域。与传统雷达技术相比,激光雷达是一种通过发射特定波长的激光,处理并分析回波信号,实现目标探测的技术,具有高测量精度、精细的时间和空间分辨率,以及极大的探测距离等优点,目前已成为一种重要的探测手段。激光雷达探测系统需采用硬件电路实现系统的控制以及回波信号的处理、分析,从而实现目标距离、速度、姿态等参数的测量,因此研制高速、高精度、性能稳定、性价比高、保密性强的处理电路,对提升激光雷达探测系统的整体性能有着十分重要的意义。  激光雷达系统控制及信号处理电路有多种实现方案,传统的MCU实现方案较为普遍,但受线程的带宽限制,且难以提高系统的精度与复杂性;采用 FPGA、ARM或DSP实现信号处理架构,一定程度上提高了系统的带宽与复杂度,但成本较高,功耗较大,且开发周期较长。针对目前激光目标探测系统中,对系统控制复杂度,信号处理实时性,整体性能与功耗等要求,论文提出了一种基于 CPLD与MCU架构的电路改进方案。该方案采用高速并行的现场可编程PLD器件,完成相关电路的控制与回波信号的实时处理、分析;同时选用线程处理优势较强的MCU,实现相关信号的控制与高速串口的收发,完成PC软件终端的通信。  本文结合所提出的基于 CPLD与 MCU架构的硬件电路设计方案,选用了Altera的MAX II CPLD器件EPM240T100C5N,以及宏晶科技公司的增强型单片机STC12LE5A60S2,实现了激光雷达系统控制及信号处理等功能。文中详细介绍了实验系统的设备资源与硬件电路的模块化设计,完成了相关外设的驱动控制,并采用 CPLD与 MCU完成了回波信号的采集、处理与分析,最终通过与所设计PC软件终端的通信,实现与硬件电路板的实时数据上传。  目前板卡在100MHz主频下工作,可完成10kHz激光器的触发,并行实现回波信号的实时处理与分析,以及921600波特率下的高速串口通信。结合激光雷达实验系统,多次进行硬件电路的测试与实验,表明本文设计的激光雷达系统控制及信号处理硬件电路功能正常,性能稳定,且功耗低,保密性强,符合设计的需求,实验证明本文所提出方案的具有一定的可...

    标签: cpld mcu 激光雷达

    上传时间: 2022-05-28

    上传用户:xsr1983

  • 硕士论文:基于FPGA的PCIE数据采集卡设计

    广东工业大学硕士学位论文 (工学硕士) 基于FPGA的PCIE数据采集卡设计数据采集处理技术与传感器技术、信号处理技术和PC机技术共同构成检测 技术的基础,其中数据采集处理技术作为实现自动化检测的前提,在整个数字化 系统中处于尤为重要的地位。对于核磁共振这样复杂的系统设备,实现自动化测 试显得尤为必要,又因为核磁共振成像系统的特殊性,对数据的采集有特殊要求, 需要根据各种脉冲序列的不同要求设置采样点数和采样间隔,根据待采信号的不 同带宽来设置采样率,将系统成像的数据采集下来进行处理,最后重建图像和显 示。因此本文基于现有的采集技术开发专门应用于核磁共振成像的数据采集卡。 该采集卡从软件与硬件两个方面对基于FPGA的PCIE数据采集卡进行了研 究,并完成了实物设计。软件方面以FPGA为核心芯片完成数据采集卡的接口控 制以及数据处理。通过Altera的GXB IP核对数据进行捕捉,同时根据实际需要 设计了传输协议,由数据处理模块将捕捉到的数据通过CIC滤波器进行抽取滤 波,然后将信号存入DDR2 SDRAM存储芯片中。在传输接口设计上采用PCIE 总线接口的数据传输模式,并利用FPGA的IP核资源完成接口的逻辑控制。 硬件部分分为FPGA外围配置电路、DDR2接口电路、PCIE接口电路等模 块。该采集卡硬件系统由Flash对FPGA进行初始化,通过FPGA配置PCIE总 线,根据FPGA中PCIE通道引脚的要求进行布局布线。DDR2接口电路模块依 据DDR2芯片驱动和接收端的电平标准、端接方式确定DDR2与FPGA之间通 信的各信号走线。针对各个模块接口电路的特点分别进行眼图测试,分析了板卡 的通信质量,对整个原理图布局进行了设计优化。 通过测试,该数据采集卡实现了通过CPLD对FPGA进行加载,并在FPGA 内部实现了抽取滤波等高速数字信号处理,各种接IsI和控制逻辑以及通过大容量 的DDR2 SDRAM缓存各种数据处理结果正确。经系统成像,该采集卡采集下来 的数字信息可通过图像重建准确成像,为核磁共振成像系统的工程实现打下了良 好的成像基础。 

    标签: 核磁共振 信号处理 FPGA PCIE DDR2

    上传时间: 2022-06-21

    上传用户:fliang

  • EDA技术与CPLD FPGA编程实验指导书

    EDA技术与CPLD FPGA编程实验指导书                

    标签: eda cpld fpga

    上传时间: 2022-07-08

    上传用户:slq1234567890

  • 单片机、DSP、PLC、CPLD、FPGA、嵌入式的区别

    单片机、DSP、PLC、CPLD、FPGA、嵌入式的区别  

    标签: 单片机 dsp plc cpld fpga 嵌入式

    上传时间: 2022-07-10

    上传用户:sheng199241