规格书中详细介绍了,sh710x的各种参数和应用电路
上传时间: 2022-07-27
上传用户:
DLP模组规格书,有兴趣的可以看看,
标签: DLP
上传时间: 2022-07-27
上传用户:d1997wayne
AC6919A规格书,杰理蓝牙芯片,性价比超高的蓝牙芯片。
标签: AC6919A
上传时间: 2022-07-28
上传用户:xsr1983
特性 CPU:– 全静态8位1T 8051内核CMOS微控制器.– 指令集全兼容MCS-51.– 4级优先级中断配置.– 双数据指针(DPTRs) 工作条件:– 宽电压工作范围2.4V至5.5V.– 宽工作频率最高至16MHz.– 工业级工作温度 -40℃ 至 +105℃. 存储器:– 最高至18K字节APROM用户程序代码区.– 可配置4K/3K/2K/1K/0K字节LDROM引导代码区,用户可灵活配置用途.– 所有FLASH区域分隔为128字节一页.– 内建IAP编程功能.– 代码加密功能.– 256字节片内直接存取RAM.– 额外768字节片内间接存取RAM(XRAM)通过MOVX指令读写. 时钟源:– 16 MHz高速内部振荡器,电源5.0V条件下±1%精度等级。全工作条件范围±2%精度等级.– 10 kHz低速内部振荡器.– 支持外部时钟输入.– 支持系统时钟即时软件切换(On-the-fly)功能.– 支持软件配置时钟除频最高至1/512. 功能:– 多达17个标准通用管脚,另外还有1个只能做输入的管脚。 所有输出管脚可通过软件配置两种输出斜率(slew rate)N76E003 初版规格书2016年11月7日 第 8 页 总258页 版本. V0.04– 标准外部中断脚 ̅̅̅̅̅̅̅及̅̅̅̅̅̅̅– 两组16位定时器/计数器0和1,与标准8051兼容– 一组16位定时器2带有3路输入捕获功能, 9个输入管脚可供选择– 一组16位自动重装载功能定时器3,可用于配置串行口UART的波特率– 一组16位PWM计数中断– 一组看门狗(WDT),由内部10kHz独立时钟作为时钟源– 一组自唤醒功能定时器(WKT),用于低功耗模式下自主唤醒– 两组全双工串口,带有帧错误检测及自动地址辨识功能。 UART0的TXD及RXD脚可通过软件更换管脚位置– 一组SPI总线, 当系统时钟是16MHz时, 主机模式及从机模式最高传输速率皆可达到8Mbps– 一组I2C总线,主机模式及从机模式最高传输速率皆可达到400kbps– 三对, 6通道脉宽调制器(PWM), 10个输出管脚可以选择, 16位分辨率,带有不同的工作模式和故障刹车(Fault Brake)功能– 最多可配置8通道管脚中断功能, 所有的I/O端口都支持此功能, 可通过软件配置边沿或电平触发
上传时间: 2022-08-09
上传用户:bluedrops
2.54间距90度排母规格图,可分为单排90度,双排90度,三排90度排母
标签: 单排90度排母 90度排母规格书 90度母座 90度母座图纸 90度弯排母 弯脚母座 Female Header Drawing 2.54间距母座 2.54MM排母
上传时间: 2016-01-08
上传用户:1234lucy
合泰USB方案中文资料规格HT66FB5XX系列
上传时间: 2018-08-21
上传用户:guojosen
2.54间距180度直插单排排母,可分为单排,双排,三排,四排
标签: 单排排母 单排母座图纸 单排母座规格书 2.54排母规格书 2.54排母图纸 180度直插排母 DIP直插母座 DIP直插排母 40PIN排母 40PIN排母图纸 40P母座规格书
上传时间: 2016-01-08
上传用户:1234lucy
USB 3.0 AF插座分为USB2.0 90度,180度, SMT贴片式,沉板式
标签: USB3.0插座 USB3.0 AF插座 USB 3.0图纸 USB 3.0 AF规格书 USB AF插座图纸 USB AF 90度
上传时间: 2016-01-09
上传用户:1234lucy
连接器规格图连接器规格图资料中包含板对板排针排母 插座 WAFER 简牛 插针 PIN针 弯针等明细规格书资料
标签: 连接器图纸 连接器规格书 连接器技术 板对板连接器 排针排母连接器 PIN针连接器 弯针连接器 简牛连接器 连接器方案 排针排母 连接器规格 连接器设计 牛角连接器 连接器
上传时间: 2016-08-04
上传用户:sztfjm
全志A20_CORE_V35_小体积核心板配套底板CADENCE原理图+PADS PCB文件:A20CV35_DVK1_BASE_V10_底板PADS9.5格式PCB参考图.pcbA20CV35_DVK1_BASE_V10_底板PCB参考图PADS2005.ascA20CV35_DVK1_BASE_V10_底板参考原理图.DSNa20cv35_dvk1_base_v10_底板参考原理图_20150919.pdfA20CV35_DVK1_BASE_V10_底板参考原理图_V162.DSNA20_CORE_V35_底层元件序号图_20140927.pdfA20_CORE_V35_底层元件规格图_20140927.pdfa20_core_v35_核心板电路原理图_20140922.pdfA20_CORE_V35_核心板规格书_20150511.xlsA20_CORE_V35_脚位图_标注.pngA20_CORE_V35_顶层元件序号图_20140927.pdfA20_CORE_V35_顶层元件规格图_20140927.pdfAltium_Designer_V15格式底板参考PCB图_A20CV35_DVK1_BASE_V10_PADS2005.PrjPcb.rarAltium_Designer_V15格式底板参考原理图_A20CV35_DVK1_BASE_V10_V162.PrjPcb.rar
上传时间: 2021-11-08
上传用户: