虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

800M

  • mf-800M读写模块 m f-800M读写模块

    mf-800M读写模块 m f-800M读写模块

    标签: 800 读写模块 mf

    上传时间: 2014-08-20

    上传用户:sjyy1001

  • gps手机导航用的 Route66N8主程序,已经破解.800M地图文件那个,

    gps手机导航用的 Route66N8主程序,已经破解.800M地图文件那个,

    标签: Route gps 66N 800

    上传时间: 2016-12-12

    上传用户:小码农lz

  • 针对DDR2-800和DDR3的PCB信号完整性设计

    DDR layout 指导,帮助大家进行ddr2的设计,特别是上到800M以上的时候能够layout好就比较困难了。

    标签: DDR3 DDR 800 PCB

    上传时间: 2013-04-24

    上传用户:mj16166

  • MOS开关管参数手册

    ID 型号厂家用途构造沟道v111(V) ixing(A) pdpch(W) waixing 1 2SJ11 东芝DC, LF A, JChop P 20 -10m 100m 4-2 2 2SJ12 东芝DC, LF A,J Chop P 20 -10m 100m 4-2 3 2SJ13 东芝DC, LF A, JChop P 20 -100m 600m 4-35 4 2SJ15 富士通DC, LF A J P 18 -10m 200m 4-1 5 2SJ16 富士通DC, LF A J P 18 -10m 200m 4-1 6 2SJ17 C-MIC J P 20 0.5m 10m 4-47 7 2SJ18 LF PA J(V) P 170 -5 63 4-45 8 2SJ19 NEC LF D J(V) P 140 -100m 800M 4-41 9 2SJ20 NEC LF PA J(V) P 100 -10 100 4-42 10 2SJ22 C-MIC J P 80 0.5m 50m 4-48 11 2SJ39 三菱LF A J P 50 -10m .15/CH 4-81 12 2SJ40 三菱LF A,A-SW J P 50 -10m 300m 4-151 13 2SJ43 松下LF A J P 50 20m 250m 4-80A 14 2SJ44 NEC LF LN A J P 40 -10m 400m 4-53A 15 2SJ45 NEC LF A J P 40 -10m 400m 4-53A 16 2SJ47 日立LF PA MOS P -100 -7 100 4-28A 17 2SJ48 日立LF PA, HS MPOSSW P -120 -7 100 4-28A 18 2SJ49 日立LF PA,HS PMSOWS P -140 -7 100 4-28A 19 2SJ49(H) 日立HS PSW MOS P -140 -7 100 4-28A 20 2SJ50 日立LF/HF PA,HMSO SPSW P -160 -7 100 4-28A 21 2SJ50(H) 日立HS PSW MOS P -160 -7 100 4-28A 22 2SJ51 日立LF LN A J P 40 -10m 800M 4-97A 23 2SJ55 日立LF/HF PA,HMSO SPSW P -180 -8 125 4-28A

    标签: MOS 开关管 参数

    上传时间: 2013-10-10

    上传用户:13162218709

  • PRL更新原理讲解

      PRL文件是存储在UIM卡上的一个参数文件,全称为:Preferred Roaming List,中文名称为“优选漫游列表”。 PRL系统软件工作原理为:读取特定的二进制文件,此二进制文件包含与本地运营商签订有C网网络漫游协议的其它国家运营商列表及相关网络参数(如SID及频率),并根据此二进制文件生成短信,用一种特殊格式的短信下发至用户手机,手机和UIM卡对特殊短信进行处理,完成PRL信息更新。 目前PRL文件中存储的是与中国电信签订协议的国外运营商、中国电信800M/450M网络的频点信息、EVDO的频点信息。

    标签: PRL 更新

    上传时间: 2013-12-19

    上传用户:zhf01y

  • 一博科技PCB设计指导书VER1.0. 66页

    一博科技PCB设计指导书VER1.0. 66页常见信号介绍  1.1 数字信号  1.1.1 CPU 常称处理器,系统通过数据总线、地址总线、控制总线实现处理器、控制芯片、存 储器之间的数据交换。  地址总线:ADD* (如:ADDR1)  数据总线:D* (如:SDDATA0)  控制总线:读写信号(如:WE_N),片选信号(如:SDCS0_N),地址行列选择信 号(如:SDRAS_N),时钟信号(如:CLK),时钟使能信号(如:SDCKE)等。  与CPU对应的存储器是SDRAM,以及速率较高的DDR存储器:  SDRAM:是目前主推的PC100和PC133规范所广泛使用的内存类型,它的带宽为64位, 支持3.3V电压的LVTTL,目前产品的最高速度可达5ns。它与CPU使用相同的时钟频 率进行数据交换,它的工作频率是与CPU的外频同步的,不存在延迟或等待时间。 SDRAM与时钟完全同步。  DDR:速率比SDRAM高的内存器,可达到800M,它在时钟触发沿的上、下沿都能进行 数据传输,所以即使在133MHz的总线频率下的带宽也能达到2.128GB/s。它的地址 与其它控制界面与SDRAM相同,支持2.5V/1.8V的SSTL2标准. 阻抗控制在50Ω±10 %. 利用时钟的边缘进行数据传送的,速率是SDRAM的两倍. 其时钟是采用差分方 式。  1.1.2 PCI  PCI总线:PCI总线是一种高速的、32/64位的多地址/数据线,用于控制器件、外围 接口、处理器/存储系统之间进行互联。PCI 的信号定义包括两部份(如下图):必 须的(左半部份)与可选的(右半部份)。其中“# ”代表低电平有效。

    标签: pcb设计

    上传时间: 2022-02-06

    上传用户:得之我幸78