虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

555时基电路

  • 基于FPGA的数字存储示波器的设计.rar

    数字存储示波器在仪器仪表领域中占有重要的地位,应用范围相当广泛,所以对示波器的研制有重要的理论和实际意义。本文针对数字存储示波器的设计进行了深入的研究,旨在研制出100MHz带宽的数字存储示波器。 从各个方面考虑,选用了DSP、FPGA和单片机的方案来设计整个系统。整个系统采用单通道的方式。信号进来首先经过前端的调理电路把信号电压调整到AD的输入电压范围之内,这里调理电路主要是由信号衰减电路和信号放大电路所组成。调理后的信号再送到AD变换电路里面完成信号的数字化。然后把AD转换后的数据送到FPGA中,并把数据保存到FPGA中的FIFO中,FPGA中的电路主要包括有FIFO、触发系统、峰值检测、时基电路等。 DSP处理器主要是用来从FIFO中提取数据并进行相应的处理。因为DSP运算速度快,所以本文利用DSP来完成滤波和波形重建的时候的插值算法等功能。然后DSP利用其多缓冲串口把数据送到单片机,单片机把从DSP中发送过来的数据显示到LCD上,同时利用单片机来管理键盘等功能。在软件方面主要完成了程序的一些初始化驱动,比如说是FLASH驱动、LCD驱动、DSP串口初始化、FPGA初始化等相关工作。 由于本文采用FPGA,使得数字存储示波器的设计比较灵活,容易升级。可以根据自己的需要进行相关的改进,例如对外围电路做进一步地扩展。

    标签: FPGA 数字存储示波器

    上传时间: 2013-04-24

    上传用户:hw1688888

  • 基于ATMEGA8的简易皮肤湿度测量仪

      电子发烧友网核心提示:该简易皮肤湿度测量仪采用ATMEGA8作为控制中心,由高分子膜湿敏电容传感器采集皮肤湿度信号,经555时基芯片转换振荡频率,使用MCU定时计数的方法进行频率信号采集,测得的频率经过转换和处理,由SED1335驱动下的LCD1602进行显示。

    标签: ATMEGA8 湿度 测量仪

    上传时间: 2014-01-26

    上传用户:yph853211

  • 自制家用简易逆变器电路图

    电路见图1当把开关K1打向“逆变”位置时,BG1导通,由时基电路NE555及外围元件组成的无稳态多谐振荡器开始振荡,其充?放电时间常数可调节?如果选择R1=R2则输出脉冲的占空比为50%,该多谐振荡器的振荡频率f=1.443/(R1+R2+2W)C2,图中的元件数值可使振荡频率调在50Hz,振荡脉冲由役脚输出,波形为方波,该方波经C4耦合,R3?C5积分变为三角波,这个三角波又经RPC6,第二次积分和R5?C7第三次积分,变为近似的正弦波,通过C8耦合到BG2,由BG2放大后在B1的L2线圈上输出?当L2上端电压为正时,D4截止,D3导通,使BGPBG6截止,BG3?BG5导通,电流由电瓶正极→B2的L1-BG5-电瓶负极;当L2上端电压为负时,D3截止,D4导通,使BG2BG5截止,BG4?BG6导通,电流由电瓶正极一B2的L2-BG6电瓶负极?BGBG6交替导通?截止,经变压器B2合成正负对称的正弦波,并由L3升压送至逆变输出插座CZ12CZ2,供用电器使用,同时LED1(红色)亮,指示逆变状态?当开关打向“充电”位置时,市电经变压器B2降压?D5?D6全波整流?R11限流后对电瓶充电,同时LED2(绿色)亮,指示充电状态?

    标签: 逆变器 电路图

    上传时间: 2022-06-27

    上传用户:

  • NE555电路智能设计软件下载

    附件为NE555电路智能设计软件,是以NE555芯片为核心,设计出不同的智能控制电路的软件。 NE555为8脚时基集成电路, 各脚主要功能(集成块图在下面) 1地GND 2触发 3输出 4复位 5控制电压 6门限(阈值) 7放电 8电源电压Vcc 应用十分广泛,可装如下几种电路: 1。单稳类电路作用: 定延时,消抖动,分(倍)频,脉冲输出,速率检测等。 2。双稳类电路作用: 比较器,锁存器,反相器,方波输出及整形等。 3。无稳类电路作用: 方波输出,电源变换,音响报警,玩具,电控测量,定时等。 我们知道,555电路在应用和工作方式上一般可归纳为3类。每类工作方式又有很多个不同的电路。在实际应用中,除了单一品种的电路外,还可组合出很多不同电路,如:多个单稳、多个双稳、单稳和无稳,双稳和无稳的组合等。这样一来,电路变的更加复杂。为了便于我们分析和识别电路,更好的理解555电路,这里我们这里按555电路的结构特点进行分类和归纳,把555电路分为3大类、8种、共18个单元电路。每个电路除画出它的标准图型,指出他们的结构特点或识别方法外,还给出了计算公式和他们的用途。方便大家识别、分析555电路。下面将分别介绍这3类电路  

    标签: 555 NE 电路

    上传时间: 2013-10-23

    上传用户:qimingxing130

  • 工程电路分析

    本书首版于1962年,目前已是第六版。得益于作者长期教学经验的积累,本书已被国外许多著名大学选为电子、电力工程领域入门课程的教材。作者从3个最基本的科学定律(欧姆定律、基尔霍夫电压定律和基尔霍夫电流定律)推导出了电路分析中常用的分析方法及分析工具。书中首先介绍电路的基本参量以及电路的基本概念,然后结合基尔霍夫电压和电流定律,介绍节点和网孔分析法以及叠加定理、电源变换等常用电路分析方法,并将运算放大器作为电路元件加以介绍;交流电路的分析开始于电容、电感的时域电路特性,然后分析RLC电路的正弦稳态响应,并介绍交流电路的功率分析方法,接着还对多相电路、磁耦合电路的性能分析进行了介绍;为了使读者更深入了解电路的频域特性,本书还介绍了复频率、拉普拉斯变换和s域分析、频率响应、傅里叶分析、二端口网络等内容。作者注重将理论和实践相结合,很多例题、练习、章后习题还是正文中的应用实例都取自于业界的典型应用,这也是本书的一大特色。 本书可作为信息电子类、电气工程类、计算机类和应用物理类本科生的双语教学用书,也可作为从事电子技术、电气工程、通信工程领域工作的工程技术人员的参考书

    标签: 工程 电路分析

    上传时间: 2013-05-27

    上传用户:cccole0605

  • 精密延时电路在UWB雷达发射机

    超宽带冲激雷达是一种新体制雷达,其发射信号是无高频载频,宽度仅为纳秒级的冲激脉冲。得益于这种特殊的发射信号,超宽带冲激雷达具有优异的探测性能和广泛的应用前景。自然地,对于发射机的研究,在超宽带冲激雷达研究领域有着极其重要的地位。本文在超宽带冲激雷达实验系统的基础上,对其发射机进行了深入研究,主要内容如下: 1、介绍了超宽带冲激雷达发射机,尤其是脉冲源的原理及设计。 2、分析了决定超宽带冲激雷达探测距离的因素。在此基础上寻求通过提高发射信号脉冲重复频率来增大发射机的能量输出;提出了一种提高脉冲重复频率的方法。设计了基于现场可编程门阵列的延时控制电路,对提高脉冲重复频率予以工程实现。 3、提出了超宽带冲激雷达波束扫描的实现方法:通过精密控制各发射机脉冲源触发时间,在各路发射信号之间产生一定的延时。设计了运用现场可编程门阵列实现这种控制的精密延时电路。

    标签: UWB 精密 延时电路 雷达发射机

    上传时间: 2013-08-05

    上传用户:564708051@qq.com

  • 高精度智能测时仪的设计

    区截装置测速法是现代靶场中弹丸测速的普遍方法,测时仪作为区截装置测速系统的主要组成部分,其性能直接影响弹丸测速的可靠性和精度。本文根据测时仪的发展现状,按照设计要求,设计了一种基于单片机和FPGA的高精度智能测时仪,系统工作稳定、操作方便、测时精度可达25ns。 本文详细给出了系统的设计方案。该方案提出了一种在后端用单片机处理干扰信号的新方法,简化了系统硬件电路的设计,提高了测时精度;提出了一种基于系统基准时间的测时方案,相对于传统的测时方法,该方案为分析试验过程提供了有效数据,进一步提高了系统工作的可靠性;给出了一种输入信息处理的有效方法,保证了系统工作的稳定性。 本文设计了系统FPGA逻辑电路,包括输入信号的整形滤波、输入信号的捕捉、时基模块、异步时钟域间数据传递、与单片机通信、单片机I/O总线扩展等;实现了系统单片机程序,包括单片机和。FPGA的数据交换、干扰信号排除和弹丸测速测频算法的实现、LCD液晶菜单的设计和打印机的控制、FLASH的读写、上电后对FPGA的配置、与上位机的通信等;分析了系统的误差因素,给出了系统的误差和相对误差的计算公式;通过实验室模拟测试以及靶场现场测试,结果表明系统工作可靠、精度满足设计要求、人机界面友好。

    标签: 高精度 仪的设计

    上传时间: 2013-07-25

    上传用户:pwcsoft

  • 数字钟是一种用数字电路技术实现时、分、秒计时的装置

    数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.

    标签: 数字 技术实现 数字电路

    上传时间: 2016-02-25

    上传用户:yuanyuan123

  • 基于FPGA的全同步数字频率计的设计.rar

    频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。

    标签: FPGA 数字频率计

    上传时间: 2013-06-05

    上传用户:wys0120

  • 基于FPGA的全同步数字频率计的设计

    频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。

    标签: FPGA 数字频率计

    上传时间: 2013-04-24

    上传用户:qqoqoqo