数字时钟 时钟能够显示分、秒; 电路具有可调时功能; 电路具有声音报时功能; 时间能够显示时; 提高时钟准确度。
上传时间: 2014-01-20
上传用户:zhenyushaw
VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考
上传时间: 2016-03-16
上传用户:nanfeicui
用51单片机设计的时钟电路(毕业论文) AT89C51 LED数码管 实现年月日时分秒电子时钟
上传时间: 2013-12-26
上传用户:秦莞尔w
着重研究了水位、布量、水量和转速脉冲检测原理,给出了详细的水位检测、 重量检测电路。实践表明,系统硬件运行稳定,在进行模糊推理及神经网络学习时具有更快的速度
上传时间: 2014-01-27
上传用户:alan-ee
电解电容使用规范,教你如何在电路设计时选择合适的电解电容.
上传时间: 2014-01-08
上传用户:jjj0202
555定时电路的单稳态工作方式multisim8仿真。
上传时间: 2016-04-06
上传用户:fxf126@126.com
一 个 实 用 的 电 子 白 板 系 统 应 该 具 备 以 下 基 本 功 能: 用 户 在 浏 览 到 白 板 主 页 时, 需 登 录 后 才 能 进 行 交 流。
标签: 页
上传时间: 2013-12-27
上传用户:ddddddos
巴克码生成与测试电路。 当计数脉冲不断进入由Q3Q2Q1组成的三位二进制异步计数器时,3-8译码器的8个输出经反相器后顺序输出高电平。其中五路信号经“或非”后再和其中3路“或”,在Y端便可顺序产生11000100代码序列。
上传时间: 2016-04-18
上传用户:极客
在电路中选择运算放大器(运放)来实现某一特定功能时,最具挑战性的选择标准之一是输出电流或负载驱动能力。运放的大多数性能参数通常都会在数据手册、性能图或应用指南中明确地给出。设计者须根据输出电流并同时参考运放的其他各类参数,以满足数据手册中所规定的产品性能。不同半导体制造商所提供的器件之间,甚至同一家制造商所提供的不同器件之间的输出电流都存在很大区别,这使得运放的设计和应用变得更加复杂。本文将通过一些实例讲解如何根据运放的性能参数对所需进行设计的电路的驱动能力进行评估,从而帮助设计者确保自己所选择的产品,在所有情况下都具有足够的负载驱动能力。
上传时间: 2014-01-02
上传用户:manking0408
采用Quartus2编写的数码管扫描显示电路 共有三个电路 电路1:当按下启动计时按钮时,实验箱上的8个数码管数码1~8以4Hz的频率,从0到9反复不停计数,8个数码管同一时刻显示同一个数字。当按下异步清零按钮时,则8个数码管均显示为0。 电路2:当按下启动计时按钮时,8个数码管1~8以4Hz的频率完成从0到9的跳跃循环计数,即每一时刻只有一个数码管点亮。即:数码管1计数0后,数码管2计数1,以此类推,数码管8计数7后,数码管1再计数8……。当按下异步清零按钮时,则数码管1点亮,显示数字0;其它数码管不亮。 电路3:利用人眼的视觉暂留效应,使6个数码管完成时间的扫描显示功能。数码管1和2显示秒的低位和高位,数码管4和5显示分钟的低位和高位,数码管7和8显示小时的低位和高位。当按下启动计时按钮时,开始计时;当按下异步清零按钮时,各计数器清零,6个数码管显示为000000。
上传时间: 2014-01-20
上传用户:teddysha