Altera DE2-70 开发板介绍的中文翻译,你能看得懂!
上传时间: 2014-01-06
上传用户:liulinshan2010
FPGA设计管脚分配注意点
上传时间: 2014-12-28
上传用户:franktu
摘 要:研究一种基于FPGA的多路视频合成系统。系统接收16路ITU656格式的视频数据,按照画面分割的要求对视频数据流进行有效抽取和帧合成处理,经过视频编码芯片转换成模拟信号输出到显示器,以全屏或多窗口模式显示多路视频画面。系统利用FPGA的高速并行处理能力的优势,应用灵活的的多路视频信号的合成技术和数字图像处理算法,实现实时处理多路视频数据。
上传时间: 2014-12-05
上传用户:jiangfire
我采用XC4VSX35或XC4VLX25 FPGA来连接DDR2 SODIMM和元件。SODIMM内存条选用MT16HTS51264HY-667(4GB),分立器件选用8片MT47H512M8。设计目标:当客户使用内存条时,8片分立器件不焊接;当使用直接贴片分立内存颗粒时,SODIMM内存条不安装。请问专家:1、在设计中,先用Xilinx MIG工具生成DDR2的Core后,管脚约束文件是否还可更改?若能更改,则必须要满足什么条件下更改?生成的约束文件中,ADDR,data之间是否能调换? 2、对DDR2数据、地址和控制线路的匹配要注意些什么?通过两只100欧的电阻分别连接到1.8V和GND进行匹配 和 通过一只49.9欧的电阻连接到0.9V进行匹配,哪种匹配方式更好? 3、V4中,PCB LayOut时,DDR2线路阻抗单端为50欧,差分为100欧?Hyperlynx仿真时,那些参数必须要达到那些指标DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM内存条,能否降速使用?比如降速到DDR2-400或更低频率使用? 5、板卡上有SODIMM的插座,又有8片内存颗粒,则物理上两部分是连在一起的,若实际使用时,只安装内存条或只安装8片内存颗粒,是否会造成信号完成性的影响?若有影响,如何控制? 6、SODIMM内存条(max:4GB)能否和8片分立器件(max:4GB)组合同时使用,构成一个(max:8GB)的DDR2单元?若能,则布线阻抗和FPGA的DCI如何控制?地址和控制线的TOP图应该怎样? 7、DDR2和FPGA(VREF pin)的参考电压0.9V的实际工作电流有多大?工作时候,DDR2芯片是否很烫,一般如何考虑散热? 8、由于多层板叠层的问题,可能顶层和中间层的铜箔不一样后,中间的夹层后度不一样时,也可能造成阻抗的不同。请教DDR2-667的SODIMM在8层板上的推进叠层?
上传时间: 2013-10-12
上传用户:han_zh
针对游客游迹跟踪与追溯系统,本文深入分析了游客游迹不确定数据产生的原因,根据景区应用特点,提出了一种游客游迹RFID数据处理与清洗方法。在数据处理时,引入事件概念,设计出了游客游迹RFID事件处理机制;引入过滤器概念,给出了游客游迹数据的一种过滤模型,设计了游客游迹数据的去噪、平滑以及去冗余清洗算法。最后,通过模拟场景的实验,对该算法的准确性和有效性进行了验证。
上传时间: 2014-12-28
上传用户:fengzimili
通信系统
上传时间: 2013-11-26
上传用户:清山绿水
二次谐波回旋管所需磁场仅为基模的一半,极大地降低了对工作磁场的要求。基于回旋管线性和自洽非线性理论设计了一只0.5 THz回旋管,采用TE56模为工作模式,分析了多项关键参数对注波互作用效率的影响,当其工作电压为49 kV,工作电流为5 A,工作磁场为时9.94 T,效率为22.52%,输出功率可达55 kW。
上传时间: 2013-11-14
上传用户:haiya2000
无线通信网络
标签: 无线通信网络
上传时间: 2013-12-25
上传用户:909000580
交换机的配置连接
上传时间: 2013-12-11
上传用户:liujinzhao
CDMA扩频原理_培训教材,简单介绍CDMA原理。比较通俗的那种,避免复杂数学运算。科普性质的。
上传时间: 2014-12-29
上传用户:66666