虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

4.057

  • C#-高级编程-第4版-1220页-124.3M.pdf

    专辑类-网络及电脑相关专辑-114册-4.31G C#-高级编程-第4版-1220页-124.3M.pdf

    标签: 124.3 1220 高级编程

    上传时间: 2013-07-22

    上传用户:wfeel

  • 4天成就网管大师个人网管安全手册-634M.zip

    专辑类-网络及电脑相关专辑-114册-4.31G 4天成就网管大师个人网管安全手册-634M.zip

    标签: 634 zip 大师 安全手册

    上传时间: 2013-06-12

    上传用户:camelcamel690

  • -ASP.NET.2.0.入门经典-第4版-670页-190.9M.pdf

    专辑类-网络及电脑相关专辑-114册-4.31G -ASP.NET.2.0.入门经典-第4版-670页-190.9M.pdf

    标签: 190.9 ASP 670 NET

    上传时间: 2013-07-23

    上传用户:dianxin61

  • ipv6-4.7M-PDF.zip

    专辑类-网络及电脑相关专辑-114册-4.31G ipv6-4.7M-PDF.zip

    标签: M-PDF ipv 4.7 zip

    上传时间: 2013-04-24

    上传用户:hxy200501

  • -ASP.NET.2.0.数据库入门经典-第4版-409页-35.6M.pdf

    专辑类-网络及电脑相关专辑-114册-4.31G -ASP.NET.2.0.数据库入门经典-第4版-409页-35.6M.pdf

    标签: 35.6 ASP 409 NET

    上传时间: 2013-07-21

    上传用户:yph853211

  • -ASP.NET.2.0.高级编程-第4版-1113页-108.3M.pdf

    专辑类-网络及电脑相关专辑-114册-4.31G -ASP.NET.2.0.高级编程-第4版-1113页-108.3M.pdf

    标签: 108.3 1113 ASP NET

    上传时间: 2013-05-26

    上传用户:WS Rye

  • 4-16V开关电源详细设计.zip

    4-16V开关电源详细设计 对开关电源设计没有经验的有帮助

    标签: zip 16 开关电源 详细设计

    上传时间: 2013-05-26

    上传用户:sk5201314

  • 4位数码管动态显示实验.rar

    SPI接口实险,动态LED数据管显示实验。 1、程序通过SPI接口输出数据到HC595芯片驱动LED数据管简单显示。 2、动态调度由片内定时器1中断产生,中断周期为5mS。 3、内部1 M晶振,程序采用单任务方式,软件延时。 4、进行此实验请插上JP1的所有8个短路块,JP6(SPI_EN)短路块。

    标签: 数码管 动态显示 实验

    上传时间: 2013-06-30

    上传用户:gokk

  • 数字式π/4-DQPSK调制解调研究与FPGA实现

      数字式π/4-DQPSK是一种线性窄带调制技术,具有频谱利用率高、频谱特性好、抗衰落性能强、可用非相干解调等突出特点。在移动通信、卫星通信中得到广泛应用。  本文介绍了π/4-DQPSK调制解调的基本原理和各个模块的设计实现;完成了调制解调算法的Matlab仿真设计;采用VHDL硬件描述语言在Xilinx公司的ISE5.2开发环境下设计实现各个模块,通过了时序仿真,实现了正确解调;分析了在实现过程中,采用1bit差分检测了误码率。文章由推出的误码率表达式得到静态高斯噪声下,信噪比为16dB时误码率可达10-8。用Protel99SE进行PCB板设计,完成程序下载进FPGA芯片以及电路调试,其输入符号速率200kbps,调制中频455kHz。测试结果验证了程序的正确,实现了π/4-DQPSK调制解调系统完成预定的目标。  

    标签: DQPSK FPGA 数字式 调制解调

    上传时间: 2013-04-24

    上传用户:June

  • MPEG-4解码关键技术研究及FPGA实现

      本论文将在对MPEG-4解码中的几种关键技术的充分理解和算法分析的基础之上,结合FPGA的灵活性,采用VHDL语言对几种关键技术在应用层面上进行结构设计并仿真验证。 本文讨论了一种高吞吐量流水方式构建的MPEG-4可变长解码器的设计。在这种解码器中,我们采用了基于PLA的并行  解码算法,这种算法能够实现每个时钟解码一个码字。同时,为了提高解码的效率,降低操作的延迟,我们在设计中还引入了流水线操作方式、码表分割等技术,这些技术有利于并行操作的实现。 本论文的设计充分利用IDCT算法对称性,用高度的并行结构来加速处理,采用一维IDCT单元复用的方式来实现二维IDCT运算,并提出一种基于加法操作的结构来取代乘法操作,实现了一种高效二维逆DCT变换处理器。  

    标签: MPEG FPGA 解码 关键技术

    上传时间: 2013-06-02

    上传用户:MATAIYES