虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

3G核心网

  • 基于ARM的智能家居控制系统的研究

    Internet现已成为社会重要的信息流通渠道。嵌入式系统能够连接到 Internet上面将信息传送到几乎世界上的任何一个地方。嵌入式设备与Internet的结合代表着嵌入式系统和网络技术的真正未来。随着IPv6的应用,设备都可能获得一个全球唯一的IP地址,通过IP地址和互联网相连成为一个网络设备。因此随着电子技术和Internet技术的发展使的家用电子电器产品步向智能化网络化的智能家居方向。智能家居是集成微电子技术与控制技术当前嵌入式系统典型的代表。 本文将嵌入式技术与电力载波通信协议X-10技术结合起来来实现智能家居控制系统,着重研究智能家居控制系统的核心一基于ARM核的智能家居网关软硬件设计。智能家居网关是一个嵌入式WEB服务器,用户通过登陆智能家居网关进而实现对智能家居网关的远程控制操作,智能家居网关将接收到的用户命令进行“翻译”之后向家庭电力线发送X-10指令,实现对家庭设备的控制。 本文首先分析基于ARM的智能家居控制系统的原理及X-10技术;然后给出具体基于ARM平台的硬件电路设计,本文在以LPC2210为处理器实现智能家居控制系统的设计中,给出详细设计步骤与过程。本系统主要电路包括有电源电路、键盘电路、LCD显示电路、存储电路、网口电路、及X-10电力载波电路等等;其次ARM平台软件实现是本文的一个重点。本文主要分三步来实现:第一步实现了在LPC2200系列处理器上的嵌入式操作系统uC/OS-Ⅱ的移植、第二步实现TCP/IP协议栈LWIP在嵌入式操作系统上的移植、第三步实现WEB服务器的组建以及应用软件设计。最后系统在搭建完软硬件平台之后,进入调试结果环节。系统运行后本人使用本地示波器观看波形,然后通过对波形的解析与X-10指令的对照来验证基于ARM的智能家居控制系统的可行性,进而实现了X-10信息家电与Internet的互连控制。

    标签: ARM 智能家居控制系统

    上传时间: 2013-06-04

    上传用户:WS Rye

  • 高吞吐量LDPC码编码构造及其FPGA实现

    低密度校验码(LDPC,Low Density Parity Check Code)是一种性能接近香农极限的信道编码,已被广泛地采用到各种无线通信领域标准中,包括我国的数字电视地面传输标准、欧洲第二代卫星数字视频广播标准(DVB-S2,Digital Video Broadcasting-Satellite 2)、IEEE 802.11n、IEEE 802.16e等。它是3G乃至将来4G通信系统中的核心技术之一。 当今LDPC码构造的主流方向有两个,分别是结合准循环(QC,Quasi Cyclic)移位结构的单次扩展构造和类似重复累积(RA,Repeat Accumulate)码构造。相应地,主要的LDPC码编码算法有基于生成矩阵的算法和基于迭代译码的算法。基于生成矩阵的编码算法吞吐量高,但是需要较多的寄存器和ROM资源;基于迭代译码的编码算法实现简单,但是吞吐量不高,且不容易构造高性能的好码。 本文在研究了上述几种码构造和编码算法之后,结合编译码器综合实现的复杂度考虑,提出了一种切实可行的基于二次扩展(Dex,Duplex Expansion)的QC-LDPC码构造方法,以实现高吞吐量的LDPC码收发端;并且充分利用该类码校验矩阵准循环移位结构的特点,结合RU算法,提出了一种新编码器的设计方案。 基于二次扩展的QC-LDPC码构造方法,是通过对母矩阵先后进行乱序扩展(Pex,Permutation Expansion)和循环移位扩展(CSEx,Cyclic Shift Expansion)实现的。在此基础上,为了实现可变码长、可变码率,一般编译码器需同时支持多个乱序扩展和循环移位扩展的扩展因子。本文所述二次扩展构造方法的特点在于,固定循环移位扩展的扩展因子大小不变,支持多个乱序扩展的扩展因子,使得译码器结构得以精简;构造得到的码字具有近似规则码的结构,便于硬件实现;(伪)随机生成的循环移位系数能够提高码字的误码性能,是对硬件实现和误码性能的一种折中。 新编码器在很大程度上考虑了资源的复用,使得实现复杂度近似与码长成正比。考虑到吞吐量的要求,新编码器结构完全抛弃了RU算法中串行的前向替换(FS,Forward Substitution)模块,同时简化了流水线结构,由原先RU算法的6级降低为4级;为了缩短编码延时,设计时安排每一级流水线计算所需的时钟数大致相同。 这种码字构造和编码联合设计方案具有以下优势:相比RU算法,新方案对可变码长、可变码率的支持更灵活,吞吐量也更大;相比基于生成矩阵的编码算法,新方案节省了50%以上的寄存器和ROM资源,单位资源下的吞吐量更大;相比类似重复累积码结构的基于迭代译码的编码算法,新方案使高性能LDPC码的构造更为方便。以上结果都在Xilinx Virtex II pro 70 FPGA上得到验证。 通过在实验板上实测表明,上述基于二次扩展的QC-LDPC码构造和相应的编码方案能够实现高吞吐量LDPC码收发端,在实际应用中具有很高的价值。 目前,LDPC码正向着非规则、自适应、信源信道及调制联合编码方向发展。跨层联合编码的构造方法,及其对应的编码算法,也必将成为信道编码理论未来的研究重点。

    标签: LDPC FPGA 吞吐量 编码

    上传时间: 2013-07-26

    上传用户:qoovoop

  • 基于FPGA的扩频通信芯片设计及应用

    随着网络技术和通信技术的突飞猛进,人们对通信的保密性能,抗干扰能力的要求越来越高,而且对信息隐蔽、多址保密通信等特性提出了更高的要求。这些要求的实现都离不开扩频通信技术的应用,而扩频通信芯片作为扩频通信网络的核心器件,自然也成了研究的重点。本论文旨在借鉴国内外相关研究成果,并以家庭电力线通信环境为背景,验证了一种CDMA码分多址通信的实现方案,并通过智能家庭系统展示了其应用效果。 本课题以构建家庭电力载波通信网络为目标,首先,以两块Cyclone系列FPGA开发板为基础,分别作为发送单元和接收单元,构建了系统的硬件开发平台;以QuartusⅡ 7.2为开发环境,运用Verilog硬件描述语言,编写扩频模块和解扩模块,并且进行了测试、仿真和综合,验证了通过专用芯片实现扩频通信系统的可行性。应用方面,采用电力线载波通信芯片,提出了一种由智能插线板和嵌入式网关构成的家电控制系统。用户通过WEB方式登陆嵌入式网关,智能插线板能够在嵌入式网关的控制下控制电器的电源、发送红外遥控指令,实现对家电的远程遥控。使用两块FPGA开发板,实现了扩频通信基本收发是本设计得主要成果;将扩频通讯技术、嵌入式Web技术引入到智能家庭系统的设计当中是本文的一个特点。 仿真和实验表明:采用电力线载波通信芯片组建家庭网络的方案可行,由智能插线板和嵌入式网关构成的家电控制系统能灵活、便捷地实施家电控制,并具有一定的节能效果。

    标签: FPGA 扩频通信 芯片设计

    上传时间: 2013-06-17

    上传用户:vaidya1bond007b1

  • 基于FPGA的PCI高速数据通信卡的研制

    本文主要研究一种隔离器高速数据通信卡设计,并对基于PCI总线的内外网数据通讯和交换的硬件编程实现进行详细的说明,最后在pc机windows平台下对数据通信卡进行吞吐量和稳定性的测试。 首先介绍了网络安全的现状以及物理网络隔离的原理和重要性,并叙述了网络隔离产品的发展,接着介绍网络隔离系统,并提出硬件平台的总体设计方案:重点叙述了网闸内外网通讯的硬件核心数据通信卡设计思路和数据的流程,以及基于FPGA的PCI接口外部逻辑设计,并对该数据通讯卡在windows平台双机之间通讯作了测试,并对测试结果作了分析。

    标签: FPGA PCI 高速数据 通信卡

    上传时间: 2013-07-30

    上传用户:muyehuli

  • 基于FPGA的数字收发机信号处理

    在3G移动通信网络建设中,如何实现密集城区的无线网络覆盖是目前基站的发展方向。目前网络覆盖理念的核心思想就把传统宏基站的基带处理和射频部分分离,分成基带处理单元和射频拉远单元两个设备,这样既节省空间、降低设置成本,又提高了组网效率。本文研究的数字收发机用于WCDMA基站系统的射频拉远单元中,实现移动通信网中射频信号的传输工作。 数字收发机主要由射频处理部分、模数/数模转换部分、数字上下变频处理部分、接口转换以及数字光模块组成。本文研究的重点是数字上下变频处理部分。设计采用软件无线电的架构和FPGA技术,所设计的数字上下变频部分可以在不修改硬件电路的基础上只需修改软件部分的参数则可实现多种频率的变频处理,极大地降低了开发成本,且缩短了开发周期。 根据系统设计的设计要求,以及现有芯片使用情况比较,本文选用Altera公司的:FPGA芯片,应用公司提供的Dspbuilder作为系统级的开发工具,应用Quartus Ⅱ作为综合、布局布线工具实现数字上下变频处理部分设计。 本文的主要研究工作包括以下几个部分: (1)对数字收发机的整体结构进行分析研究,确定数字收发机的实现结构和各个部分的功能; (2)通过对数字上下变频的相关理论的研究,分析出数字上下变频的结构、实现方法及性能; (3)通过对数控振荡器、CIC滤波器、FIR滤波器进行理论研究、内部实现结构以及性能分析,得出具体的参数和仿真实现结构; (4)使用FPGA中的IP核技术来实现数字上下变频,利用Matlab中Dspbuilder提供的IP核分别进行NCO、CIC、FIR的仿真工作;并得出数字上下变频的总体仿真实现结果; (5)对高速收发通道进行了研究和设计,根据系统的要求给出了数据帧结构,并采用Altera的第三代FPGA产品Stratix Ⅱ GX系列芯片实现了数字收发机的信号的串并/并串的接口转换。为后续继续研究工作奠定基础。

    标签: FPGA 数字 收发机 信号处理

    上传时间: 2013-06-21

    上传用户:zhuo0008

  • IPHONE (3G) 充电器原理图电路图

    IPHONE 3G充电器原理图,IPHONE 3G充电器电路图

    标签: IPHONE 3G 充电器原理图 电路图

    上传时间: 2013-04-24

    上传用户:gmh1314

  • 网卡芯片RTL8019AS中文资料

    网卡芯片RTL8019AS中文资料,不想看英文的可以参考一下这个文档^_^

    标签: 8019 RTL AS 网卡芯片

    上传时间: 2013-08-05

    上传用户:as275944189

  • 友坚UT-S3C2416开发板官网最新资料

    UT-S3C2416开发板友坚官网最新资料

    标签: UT-S 2416 开发板

    上传时间: 2013-06-19

    上传用户:asddsd

  • Goertzel算法是DTMF信号检测的核心

    ·详细说明:Goertzel算法是DTMF信号检测的核心,它利用二极点的IIR滤波器计算离散傅立叶变换值,快速有效的提取输入信号的频谱信息。-Goertzel algorithm is the DTMF signal examination core, it uses two extremes the IIR filter computations to be separated Fourier t

    标签: Goertzel DTMF 算法 信号检测

    上传时间: 2013-04-24

    上传用户:moshushi0009

  • TRY2LPR-1.0开源的车牌识别核心

    ·TRY2LPR-1.0开源的车牌识别核心

    标签: TRY LPR 1.0 开源

    上传时间: 2013-07-09

    上传用户:yare