破解eagle6.2.0,CadSoft+Eagle+Professional+6.2.0。
标签: Professional CadSoft Eagle
上传时间: 2013-12-24
上传用户:zhangxin
详细介绍了Cadence_SPB16.2的入门和提高的流程和要点,很适合出学者的。
标签: Cadence_SPB 16.2 入门教程 输出
上传时间: 2013-10-29
上传用户:lifangyuan12
Cadence16.2完全学习手册
上传时间: 2013-11-07
上传用户:zoudejile
Cadence_SPB16.2很好的入门教程
标签: Cadence_SPB 16.2 入门教程 焊盘
上传时间: 2013-10-24
上传用户:liangliang123
Allegro16.2中英文菜单
上传时间: 2013-11-10
上传用户:cursor
Allegro16.2中文教程
上传时间: 2014-01-22
上传用户:wys0120
ORCAD9.2安装方法
上传时间: 2013-10-23
上传用户:hulee
MATLAB及其在FPGA中的应用(第2版)
上传时间: 2013-11-02
上传用户:panpanpan
NIOS教程2---点亮你的LED灯NIOS教程2---点亮你的LED灯
上传时间: 2013-10-16
上传用户:wgh_kf
XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接 The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems
上传时间: 2013-11-06
上传用户:wentianyou