虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

2.88

  • ucos 2.86源码

    ucos 2.86源码,有需要的朋友可以下载。

    标签: ucos 2.86 源码

    上传时间: 2013-06-22

    上传用户:Miyuki

  • protel鼠标增强工具2.0

    protel鼠标增强工具2.0 修正了一些补丁

    标签: protel 2.0 鼠标

    上传时间: 2013-06-28

    上传用户:527098476

  • ARM开发环境ADS1.2

    “黑色经典”系列之《ARM嵌入式系统开发典型模块》,第11章-ARM开发环境ADS 1.2。华清远见培训教材。

    标签: ARM ADS 1.2 开发环境

    上传时间: 2013-06-15

    上传用户:wendy15

  • LT8900 2.4G RF 射频

    LT8900是LDT公司生产的一款低成本,高集成度的2.4GHZ的无线收发芯片,片上集成发射机,接收机,频率综合器,GFSK调制解调器。发射机支持功率可调,接收机采用数字扩展通信机制,在复杂环境和强干扰条件下,可以达到优良的收发性能。外围电路简单,只需搭配MCU以及少数外围被动器件。LT8900传输GFSK信号,发射功率约为2dBm,最大可以到6dBm。接收机采用低中频结构,接收灵敏度可以达到-87dBm。数字信道能量检测可以随时监控信道质量。 片上的发射接收FIFO寄存器可以和MCU进行通信,存储数据,然后以1Mbps数据率在空中传输。它内置了CRC,FEC,auto-ack和重传机制,可以大大简化系统设计并优化性能。 数字基带支持4线SPI和2线I2C接口,此外还有Reset,Pkt_flag, Fifo_flag三个数字接口。 为了提高电池使用寿命,芯片在各个环节都降低功耗,芯片最低工作电压可以到1.9V,在保持寄存器值条件下,最低电流为1uA。 芯片有QFN24 4*4mm和SSOP16封装,都符合RoHS标准。

    标签: 8900 2.4 LT RF

    上传时间: 2013-04-24

    上传用户:kirivir

  • pads9.2破解

    PADS9。2破解PADS9。2破解PADS9。2破解PADS9。2破解PADS9。2破解PADS9。2破解PADS9。2破解PADS9。2破解PADS9。2破解PADS9。2破解PADS9。2破解PADS9。2破解PADS9。2破解PADS9。2破解PADS9。2破解PADS9。2破解PADS9。2破解

    标签: pads 9.2 破解

    上传时间: 2013-06-22

    上传用户:liuqy

  • 可重构24bit音频过采样DAC的FPGA

    基于过采样和∑-△噪声整形技术的DAC能够可靠地把数字信号转换为高精度的模拟信号(大于等于16位)。采用这一架构进行数模转换具有诸多优点,例如极低的失配噪声和更高的可靠性,便于实现嵌入式集成等,最重要的是可以得到其他DAC结构所无法达到的精度和动态范围。在高精度测量,音频转换,汽车电子等领域有着广泛的应用价值。 本文采用∑-△结构以FPGA方式实现了一个具有高精度的数模转换器,在24比特的输入信号下,达到了约150dB的信噪比。作为一个灵活的音频DAC实现方案。该DAC可以对CD/DVD/HDCD/SACD等多种制式下的音频信号进行处理,接受并转换采样率为32/44.1/48/88.2/96/192kHz,字长为16/18/20/24比特的PCM数据,具备良好的兼容性和通用性。 由于非线性和不稳定性的存在,高阶∑-△调制器的设计与实现存在较大的难度。本文综合大量文献中的经验原则和方法,阐述了稳定的高阶高精度调制器的设计流程;并据此设计了达到24bit精度和满量程输入范围的的5阶128倍调制器。本文创新性地提出了∑-△调制器的一种高效率流水线实现结构。分析表明,与其他常见的∑-△调制器实现结构相比,本方案具有结构简单、运算单元少等优点;此外在同样信号采样率下,调制器所需的时钟频率大大降低。 文中的过采样滤波模块采用三级半带滤波器和一个可变CIC滤波器级联组成,可以达到最高128倍的过采样比,同时具有良好的通带和阻带特性。在半带滤波器的设计中采用了CSD编码,使结构得到了充分的简化。 本文提出的过采样DAC方案具有可重配置结构,让使用者能够方便地控制过采样比和调制器阶数。通过积分梳状滤波器的配置,能够获得32/64/128倍的不同过采样比,从而实现对于32~192kHz多种采样率输入的处理。在不同输入字长情况下,通过调制器的重构,则可以将调制器由高精度的5阶模式改变为功耗更低的3阶模式,满足不同分辨率信号输入时的不同精度要求。这是本文的另一创新之处。 目前,该过采样DAC已经在XilinxVirtexⅡ系列FPGA器件下得到硬件实现和验证。测试表明,对于从32kHz到192kHz的不同输入信号,该DAC模块输出1比特码流的带内信噪比均能满足24比特数据转换应用的分辨率要求。

    标签: FPGA bit DAC 24

    上传时间: 2013-07-08

    上传用户:从此走出阴霾

  • 基于FPGA和USB 2.0的视频图像采集系统

    基于FPGA和USB 2.0的视频图像采集系统的设计

    标签: FPGA 2.0 USB 视频图像

    上传时间: 2013-06-09

    上传用户:csgcd001

  • 《机器人杂志》Servo.Magazine.2-06.-.Jun.2004.-.20.Years-.The.Evolution.of.Walking

    ·《机器人杂志》Servo.Magazine.2-06.-.Jun.2004.-.20.Years-.The.Evolution.of.Walking

    标签: Evolution Magazine Walking Servo

    上传时间: 2013-06-13

    上传用户:zzbbqq99n

  • 《USB 2.0 应用系统开发实例精讲》源代码

    ·详细说明:<<USB 2.0 应用系统开发实例精讲>>源代码,包含MP3播放器、UDISK应用实例、USB键盘、USB数据采集仪、USB信号发生器的所有源码。采用AT89C5131作为主控制器开发。文件列表:   程序代码   ........\MP3   ........\...\MP3.C   ........\UDISK &nb

    标签: nbsp USB 2.0 应用系统

    上传时间: 2013-06-03

    上传用户:410805624

  • 电信基础(第2版)

    ·电信基础(第2版)

    标签: 电信基础

    上传时间: 2013-08-03

    上传用户:axxsa