VHDL 源程序 开发环境:MAXPLUS II 10.2
上传时间: 2013-08-22
上传用户:7676777
对于基于MPEG-2的开发,这篇文章可以让我们更好的一览全貌。
上传时间: 2013-08-29
上传用户:nanfeicui
allegro 15.2 安装指南 非常经典的哟
上传时间: 2013-09-06
上传用户:15501536189
著名的游戏开发库Allegro4.2.0 for DELPHI.rar
上传时间: 2013-09-06
上传用户:海陆空653
cadense allegro pcb 15.2 new function
标签: function cadense allegro 15.2
上传时间: 2013-09-09
上传用户:jackandlee
ORCAD PROTEL 2 POWERLOGIC CODE
标签: POWERLOGIC PROTEL ORCAD CODE
上传时间: 2013-09-09
上传用户:zgu489
第2章 绘制电路原理图 2.1 Protel99SE原理图编辑器2.2 原理图绘制入门2.3 层次电路图设计2.4 电气规则检查与网络表生成2.5 输出原理图信息本章小结
上传时间: 2013-11-09
上传用户:源码3
15.2 已經加入了有關貫孔及銲點的Z軸延遲計算功能. 先開啟 Setup - Constraints - Electrical constraint sets 下的 DRC 選項. 點選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay栏.
上传时间: 2013-10-08
上传用户:王庆才
Allegro16.2中文教程
上传时间: 2013-10-12
上传用户:yuchunhai1990
EDA工程建模及其管理方法研究2 1 随着微电子技术与计算机技术的日益成熟,电子设计自动化(EDA)技术在电子产品与集成电路 (IC)芯片特别是单片集成(SoC)芯片的设计应用中显得越来越重要。EDA技术采用“自上至下”的设计思想,允许设计人员能够从系统功能级或电路功能级进行产品或芯片的设计,有利于产品在系统功能上的综合优化,从而提高了电子设计项目的协作开发效率,降低新产品的研发成本。 近十年来,EDA电路设计技术和工程管理方面的发展主要呈现出两个趋势: (1) 电路的集成水平已经进入了深亚微米的阶段,其复杂程度以每年58%的幅度迅速增加,芯片设计的抽象层次越来越高,而产品的研发时限却不断缩短。 (2) IC芯片的开发过程也日趋复杂。从前期的整体设计、功能分,到具体的逻辑综合、仿真测试,直至后期的电路封装、排版布线,都需要反复的验证和修改,单靠个人力量无法完成。IC芯片的开发已经实行多人分组协作。由此可见,如何提高设计的抽象层次,在较短时间内设计出较高性能的芯片,如何改进EDA工程管理,保证芯片在多组协作设计下的兼容性和稳定性,已经成为当前EDA工程中最受关注的问题。
上传时间: 2013-11-10
上传用户:yan2267246