虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

2级题

  • 可重构24bit音频过采样DAC的FPGA

    基于过采样和∑-△噪声整形技术的DAC能够可靠地把数字信号转换为高精度的模拟信号(大于等于16位)。采用这一架构进行数模转换具有诸多优点,例如极低的失配噪声和更高的可靠性,便于实现嵌入式集成等,最重要的是可以得到其他DAC结构所无法达到的精度和动态范围。在高精度测量,音频转换,汽车电子等领域有着广泛的应用价值。 本文采用∑-△结构以FPGA方式实现了一个具有高精度的数模转换器,在24比特的输入信号下,达到了约150dB的信噪比。作为一个灵活的音频DAC实现方案。该DAC可以对CD/DVD/HDCD/SACD等多种制式下的音频信号进行处理,接受并转换采样率为32/44.1/48/88.2/96/192kHz,字长为16/18/20/24比特的PCM数据,具备良好的兼容性和通用性。 由于非线性和不稳定性的存在,高阶∑-△调制器的设计与实现存在较大的难度。本文综合大量文献中的经验原则和方法,阐述了稳定的高阶高精度调制器的设计流程;并据此设计了达到24bit精度和满量程输入范围的的5阶128倍调制器。本文创新性地提出了∑-△调制器的一种高效率流水线实现结构。分析表明,与其他常见的∑-△调制器实现结构相比,本方案具有结构简单、运算单元少等优点;此外在同样信号采样率下,调制器所需的时钟频率大大降低。 文中的过采样滤波模块采用三级半带滤波器和一个可变CIC滤波器级联组成,可以达到最高128倍的过采样比,同时具有良好的通带和阻带特性。在半带滤波器的设计中采用了CSD编码,使结构得到了充分的简化。 本文提出的过采样DAC方案具有可重配置结构,让使用者能够方便地控制过采样比和调制器阶数。通过积分梳状滤波器的配置,能够获得32/64/128倍的不同过采样比,从而实现对于32~192kHz多种采样率输入的处理。在不同输入字长情况下,通过调制器的重构,则可以将调制器由高精度的5阶模式改变为功耗更低的3阶模式,满足不同分辨率信号输入时的不同精度要求。这是本文的另一创新之处。 目前,该过采样DAC已经在XilinxVirtexⅡ系列FPGA器件下得到硬件实现和验证。测试表明,对于从32kHz到192kHz的不同输入信号,该DAC模块输出1比特码流的带内信噪比均能满足24比特数据转换应用的分辨率要求。

    标签: FPGA bit DAC 24

    上传时间: 2013-07-08

    上传用户:从此走出阴霾

  • 计算机图形学-习题集

    《计算机图形学》习题集 概念、算法与推导题 1. 图形系统的功能包括: 计算功能,存储功能,对话功能,输入功能,输出功能。 2. 图形设备包括: 图形输入设备 图形输出设备 。 3. 图形程序构造功能模块的基本原则是: 独立性,抽象性,开放性,继承性 。 4. 推导出螺旋图案的程序设计中外接圆的半径的系数比例公式。 5. 图形变换的基本原理是:      和 。 6. 写出二维空间中关于45º线对称的图形变换矩阵。 给出对任意直线的对称变换的公式。

    标签: 计算机图形学

    上传时间: 2013-07-01

    上传用户:bjgaofei

  • FPGA可配置端口电路的设计

    可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xilinx4006e[8]的端口电路。主要研究以下几个方面的内容: 1.基于端口电路信号寄存器的采集和输出方式,本论文设计的端口电路可以通过配置将它设置成单沿或者双沿的触发方式[7],并完成了Verilog XL和Hspiee的功能和时序仿真,且建立时间小于5ns和保持时间在0ns左右。和xilinx4006e[8]相比较满足设计的要求。 2.基于TAP Controller的工作原理及它对16种状态机转换的控制,对16种状态机的转换完成了行为级描述和实现了捕获、移位、输出、更新等主要功能仿真。 3.基于边界扫描电路是对触发器级联的构架这一特点,设计了一款边界扫描电路,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。达到对芯片电路测试设计的要求。 4.对于端口电路来讲,有时需要将从CLB中的输出数据实现异或、同或、与以及或的功能,为此本文采用二次函数输出的电路结构来实现以上的功能,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。满足设计要求。 5.对于0.5μm的工艺而言,输入端口的电压通常是3.3V和5V,为此根据设置不同的上、下MOS管尺寸来调整电路的中点电压,将端口电路设计成3.3V和5V兼容的电路,通过仿真性能上已完全达到这一要求。此外,在输入端口处加上扩散电阻R和电容C组成噪声滤波电路,这个电路能有效地抑制加到输入端上的白噪声型噪声电压[2]。 6.在噪声和延时不影响电路正常工作的范围内,具有三态控制和驱动大负载的功能。通过对管子尺寸的大小设置和驱动大小的仿真表明:在实现TTL高电平输出时,最大的驱动电流达到170mA,而对应的xilinx4006e的TTL高电平最大驱动电流为140mA[8];同样,在实现CMOS高电平最大驱动电流达到200mA,而xilinx4006e的CMOS驱动电流达到170[8]mA。 7.与xilinx4006e端口电路相比,在延时和面积以及功耗略大的情况下,本论文研究设计的端口电路增加了双沿触发、将输出数据实现二次函数的输出方式、通过添加译码器将配置端口的数目减少的新的功能,且驱动能力更加强大。

    标签: FPGA 可配置 端口 电路

    上传时间: 2013-06-03

    上传用户:aa54

  • 基于FPGA和USB 2.0的视频图像采集系统

    基于FPGA和USB 2.0的视频图像采集系统的设计

    标签: FPGA 2.0 USB 视频图像

    上传时间: 2013-06-09

    上传用户:csgcd001

  • 《机器人杂志》Servo.Magazine.2-06.-.Jun.2004.-.20.Years-.The.Evolution.of.Walking

    ·《机器人杂志》Servo.Magazine.2-06.-.Jun.2004.-.20.Years-.The.Evolution.of.Walking

    标签: Evolution Magazine Walking Servo

    上传时间: 2013-06-13

    上传用户:zzbbqq99n

  • 《USB 2.0 应用系统开发实例精讲》源代码

    ·详细说明:<<USB 2.0 应用系统开发实例精讲>>源代码,包含MP3播放器、UDISK应用实例、USB键盘、USB数据采集仪、USB信号发生器的所有源码。采用AT89C5131作为主控制器开发。文件列表:   程序代码   ........\MP3   ........\...\MP3.C   ........\UDISK &nb

    标签: nbsp USB 2.0 应用系统

    上传时间: 2013-06-03

    上传用户:410805624

  • 电信基础(第2版)

    ·电信基础(第2版)

    标签: 电信基础

    上传时间: 2013-08-03

    上传用户:axxsa

  • 相位阵列式天线手册第2版

    ·相位阵列式天线手册第2版

    标签: 相位 天线 阵列

    上传时间: 2013-07-21

    上传用户:xiaodu1124

  • 硬件工程师面试经典一百题附答案

    电子工程师找工作必备,100道题,有答案,不找工作也可以学到很多。

    标签: 硬件工程师

    上传时间: 2013-07-01

    上传用户:17826829386

  • 新编电动机绕组布线接线彩色图集.第2版

    ·新编电动机绕组布线接线彩色图集.第2版

    标签: 电动机 接线 彩色 图集

    上传时间: 2013-06-08

    上传用户:gonuiln