最新三星ARM Cortex-A8内核的S5PV210开发板,1GHz主频处理器强悍登场
上传时间: 2013-06-13
上传用户:zhf1234
TI 成功演示 1GHz DSP,适合人工视觉等实时应用
上传时间: 2013-12-17
上传用户:我干你啊
数字存储示波器(DSO)上世纪八十年代开始出现,由于当时它的带宽和分辨率较低,实时性较差,没有具备模拟示波器的某些特点,因此并没有受到人们的重视。随着数字电路、大规模集成电路及微处理器技术的发展,尤其是高速模/数(A/D)转换器及半导体存储器(RAM)的发展,数字存储示波器的采样速率和实时性能得到了很大的提高,在工程测量中,越来越多的工程师用DSO来替代模拟示波器。 本文介绍了一款双通道采样速率达1GHz,分辨率为8Bits,实时带宽为200MHz数字存储示波器的研制。通过对具体功能和技术指标的分析,提出了FPGA+ARM架构的技术方案。然后,本文分模块详细叙述了整机系统中部分模块,包括前端高速A/D转换器和FPGA的硬件模块设计,数据处理模块软件的设计,以及DSO的GPIB扩展接口逻辑模块的设计。 本文在分析了传统DSO架构的基础上,提出了本系统的设计思想和实现方案。在高速A/D选择上,国家半导体公司2005年推出的双通道采样速率达500MHz高速A/D转换器芯片ADC08D500,利用其双边沿采样模式(DES)实现对单通道1GHz的采样速率,并且用Xilinx公司Spraten-3E系列FPGA作为数据缓冲单元和存储单元,提高了系统的集成度和稳定性。其中,FPGA缓冲单元完成对不同时基情况下多通道数据的抽取,处理单元完成对数据正弦内插的计算,而DSO中其余数据处理功能包括数字滤波和FFT设计在后端的ARM内完成。DSO中常用的GPIB接口放在FPGA内集成,不仅充分利用了FPGA内丰富的逻辑资源,而且降低了整机成本,也减少了电路规模。 最后,利用ChipscopePro工具对采样系统进行调试,并分析了数据中的坏数据产生的原因,提出了解决方案, 并给出了FPGA接收高速A/D的正确数据。
上传时间: 2013-07-07
上传用户:asdkin
DesignSpark PCB 设计系统构建于集成设计环境之上,提供从捕获原理图到印刷电路板(PCB) 的设计和布局所需的全部工具。系统要求:DesignSpark 可在Windows 操作系统下运行,但是我们推荐您使用Windows XP。它不可以在Windows 3.1x 或Linux 下运行。推荐使用速度超过1GHz 的奔腾处理器和至少256Mb 的 RAM。在一年的时间内,获奖的DesignSpark PCB设计工具已经有超过万人下载!平均每日便有100次下载,免费且正版,深受工程师喜爱的强大软件。
标签: DesignSpark PCB 设计工具
上传时间: 2013-05-28
上传用户:郭静0516
产品概要: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,具有CPCI、PXI、SPI、RS232、RS485和自定义IO接口。 产品描述: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,还可以通过IQ选件实现其它任意调制输出。GR6710既可程控发生点频信号和扫频信号,也支持内部调制和外部调制。GR6710可安装于3U/6U背板上工作,也可以独立供电工作,使用灵活。该模块可用于通信测试、校准信号源。 技术指标 频率特性 频率范围:9kHz~3GHz,500KHz以下指标不保证 频率分辨率:3Hz,1Hz(载频<10MHz时) 频率稳定度:晶振保证 电平特性 电平范围:-110dBm~+10dBm 电平分辨率:0.5dB 电平准确度:≤±2.5dB@POWER<-90dBm,≤±1.5dB@POWER>-90dBm 输出关断功能 频谱纯度 谐波:9KHz~200MHz≥20dBc,200MHz~3GHz≥30dBc 非谐波:≤80dBc典型值(偏移10kHz,载频<1GHz),≥68dBc(偏移10kHz,其它载频), 锁相环小数分频杂散≥64dBc(偏移10kHz) SSB相噪: ≤-98dBc/Hz 偏移20kHz(500MHz) ≤-102dBc/Hz 偏移20kHz(1GHz) ≤-90dBc/Hz 偏移20kHz(>1GHz) 调制输出:调幅AM、调频FM、脉冲CW,其它调制输出可以通过IQ选件实现 调制源:内、外 参考时钟输入和输出:10MHz,14dBm 控制接口:CPCI、PXI、SPI、RS232、RS485、自定义GPIO 射频和时钟连接器:SMA-K 电源接口:背板供电、独立供电 可选 电源及其功耗:+5V DC、±12V DC(纹波≤2%输出电压),≤38W 结构尺寸:3U高度4槽宽度(100mm×160mm×82mm,不含连接器部分) 工作环境:商业级温度和工业级温度 可选,振动、冲击、可靠性、MTBF 测控软件功能:射频信号发生、调制信号输出、跳频/扫频信号发生、支持WindowsXP系统 成功案例: 通信综测仪器内部的信号源模块 无线电监测设备内部的信号校准模块 无线电通信测试仪器的调制信号发生
上传时间: 2013-11-13
上传用户:s363994250
二十世纪八十年代以来, 微带介质天线由于具有重量轻、尺寸小、良好的共形特性及较低的性能价格比等优点而引起工程技术部门的高度重视。现美国和加拿大都把微带天线用于星载合成孔径雷达以实现地面侦察和地形勘察, 日本也将微带介质天线普遍用于卫星直播电视接收系统。我国正在开发和研制新型的微带介质天线, 但这些大多在1GHz~50GHz 频段范围内进行, 且天线为窄带, 这是介质衬底微带天线的一大特点。至今, 由于天线的尺寸过大, 在VHF/ U HF 频段, 圆形或矩形微带介质天线尚未推广应用。
上传时间: 2014-12-30
上传用户:13162218709
目录 一、Smart Phone Market Share 1.1、中国智能手机销售量与变化状况 1.2、智能手机操作系统份额走势 1.3、智能手机销售价格走势 二、展讯智能手机方案 三、TI 无线充电方案 四、Freescale G+M二合一 Sensor 五、NXP NFC 六、TI 五合一 无线芯片 展讯智能手机方案框图
上传时间: 2014-12-30
上传用户:blacklee
Single-Ended and Differential S-Parameters Differential circuits have been important incommunication systems for many years. In the past,differential communication circuits operated at lowfrequencies, where they could be designed andanalyzed using lumped-element models andtechniques. With the frequency of operationincreasing beyond 1GHz, and above 1Gbps fordigital communications, this lumped-elementapproach is no longer valid, because the physicalsize of the circuit approaches the size of awavelength.Distributed models and analysis techniques are nowused instead of lumped-element techniques.Scattering parameters, or S-parameters, have beendeveloped for this purpose [1]. These S-parametersare defined for single-ended networks. S-parameterscan be used to describe differential networks, but astrict definition was not developed until Bockelmanand others addressed this issue [2]. Bockelman’swork also included a study on how to adapt single-ended S-parameters for use with differential circuits[2]. This adaptation, called “mixed-mode S-parameters,” addresses differential and common-mode operation, as well as the conversion betweenthe two modes of operation.This application note will explain the use of single-ended and mixed-mode S-parameters, and the basicconcepts of microwave measurement calibration.
上传时间: 2014-03-25
上传用户:yyyyyyyyyy
论文设计了基于高性能通用DSP TMS320C64x的HDTV视频解码程序。该解码 程序针对C64的特殊架构做了多方面的优化。特别是对变长解码、IDCT和运动 补偿三个关键模块人工编写了汇编语言程序、调整了流水线操作。经过优化,显 著提高了解码效率。通过软件仿真可以得出如下重要结论:1)进行人工汇编优 化之后的程序效率相比于仅仅采用C语言优化之后的程序效率提高了将近七倍; 2)人工汇编优化之后,对标准清晰度视频进行实时解码时要求的时钟频率仅为 228.8MHz;3)对高清晰度视频进行实时解码时要求的时钟频率在1GHz左右。这 项研究对使用通用DSP实现高清晰度电视视频解码乃至实现整个信源解码器有 重要的价值,推动了通用DSP在消费电子领域多媒体技术方面的应用。 该文讨论了如何使用Matlab 的Complier 将*.m函数编译为动态链接库DLL, 提供给VC++ 调用的方法, 提供了一种VC++与Matlab 混合编程的快速实现。
上传时间: 2013-12-30
上传用户:xiaodu1124
用verilog编写的高速8路并行dds模块,用于与高速da(1GHz或以上)接口产生任意频率正弦波,模块已经经过工程验证,用于产品中。
上传时间: 2014-01-04
上传用户:ruan2570406