虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

18.416

  • 单片微型计算机及应用-1163页-18.9M-ppt版.zip

    专辑类-单片机专辑-258册-4.20G 单片微型计算机及应用-1163页-18.9M-ppt版.zip

    标签: M-ppt 1163 18.9 zip

    上传时间: 2013-07-30

    上传用户:tdyoung

  • 集成电路设计基础-737页-18.5M-ppt版.zip

    专辑类-EDA仿真相关专辑-56册-2.30G 集成电路设计基础-737页-18.5M-ppt版.zip

    标签: M-ppt 18.5 737 zip

    上传时间: 2013-04-24

    上传用户:坏天使kk

  • 汉字与编码相关资料-31篇-18.4M-pdf版.zip

    专辑类-网络及电脑相关专辑-114册-4.31G 汉字与编码相关资料-31篇-18.4M-pdf版.zip

    标签: M-pdf 18.4 zip 31

    上传时间: 2013-05-17

    上传用户:helmos

  • ASP.NET.基础教程-C#案例版-340页-18.1M.pdf

    专辑类-网络及电脑相关专辑-114册-4.31G ASP.NET.基础教程-C#案例版-340页-18.1M.pdf

    标签: 18.1 ASP 340 NET

    上传时间: 2013-06-25

    上传用户:nanxia

  • FPGA中多标准可编程IO端口的设计.rar

    现场可编程门阵列(FPGA,Field Programmable Gate Array)是可编程逻辑器件的一种,它的出现是随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的设计周期尽可能短,最好是在实验室里就能设计出合适的ASIC芯片,并且立即投入实际应用之中。现在,FPGA已广泛地运用于通信领域、消费类电子和车用电子。 本文中涉及的I/O端口模块是FPGA中最主要的几个大模块之一,它的主要作用是提供封装引脚到CLB之间的接口,将外部信号引入FPGA内部进行逻辑功能的实现并把结果输出给外部电路,并且根据需要可以进行配置来支持多种不同的接口标准。FPGA允许使用者通过不同编程来配置实现各种逻辑功能,在IO端口中它可以通过选择配置方式来兼容不同信号标准的I/O缓冲器电路。总体而言,可选的I/O资源的特性包括:IO标准的选择、输出驱动能力的编程控制、摆率选择、输入延迟和维持时间控制等。 本文是关于FPGA中多标准兼容可编程输入输出电路(Input/Output Block)的设计和实现,该课题是成都华微电子系统有限公司FPGA大项目中的一子项,目的为在更新的工艺水平上设计出能够兼容单端标准的I/O电路模块;同时针对以前设计的I/O模块不支持双端标准的缺点,要求新的电路模块中扩展出双端标准的部分。文中以低压双端差分标准(LVDS)为代表构建双端标准收发转换电路,与单端标准比较,LVDS具有很多优点: (1)LVDS传输的信号摆幅小,从而功耗低,一般差分线上电流不超过4mA,负载阻抗为100Ω。这一特征使它适合做并行数据传输。 (2)LVDS信号摆幅小,从而使得该结构可以在2.5V的低电压下工作。 (3)LVDS输入单端信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许收发两端地电势有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工艺,辅助Xilinx公司FPGA开发软件ISE,设计完成了可以用于Virtex系列各低端型号FPGA的IOB结构,它有灵活的可配置性和出色的适应能力,能支持大量的I/O标准,其中包括单端标准,也包括双端标准如LVDS等。它具有适应性的优点、可选的特性和考虑到被文件描述的硬件结构特征,这些特点可以改进和简化系统级的设计,为最终的产品设计和生产打下基础。设计中对包括20种IO标准在内的各电器参数按照用户手册描述进行仿真验证,性能参数已达到预期标准。

    标签: FPGA 标准 可编程

    上传时间: 2013-05-15

    上传用户:shawvi

  • USB2.0原理与工程开发光盘(第一版和第二版)

    ·USB2.0原理与工程开发光盘(第一版和第二版)内容简介:本光盘为《USB2.0原理与工程开发》一书的配套光盘。主要内容包含本书第12章、第14章至第18章所涉及的应用程序的原代码,具体内容的分布及所需运行环境如表1所示。               

    标签: USB 2.0 工程 发光

    上传时间: 2013-05-31

    上传用户:20160811

  • 18个经典培训故事

    18个经典培训故事18个经典培训故事18个经典培训故事18个经典培训故事

    标签:

    上传时间: 2013-04-24

    上传用户:zhengxueliang

  • Protel DXP2004详细教程

    目录 目录 1 快捷键 2 常用元件及封装 7 创建自己的集成库 12 板层介绍 14 过孔 15 生成BOM清单 16 顶层原理图: 16 生成PCB 17 包地 18 电路板设计规则 18 PCB设计注意事项 20 画板心得 22 DRC 规则英文对照 22 一、Error Reporting 中英文对照 22 A : Violations Associated with Buses 有关总线电气错误的各类型(共 12 项) 22 B :Violations Associated Components 有关元件符号电气错误(共 20 项) 22 C : violations associated with document 相关的文档电气错误(共 10 项) 23 D : violations associated with nets 有关网络电气错误(共 19 项) 23 E : Violations associated with others 有关原理图的各种类型的错误 (3 项 ) 24 二、 Comparator 规则比较 24 A : Differences associated with components 原理图和 PCB 上有关的不同 ( 共 16 项 ) 24 B : Differences associated with nets 原理图和 PCB 上有关网络不同(共 6 项) 25 C : Differences associated with parameters 原理图和 PCB 上有关的参数不同(共 3 项) 25 Violations  Associated withBuses栏 —总线电气错误类型 25 Violations Associated with Components栏 ——元件电气错误类型 26 Violations Associated  with documents栏 —文档电气连接错误类型 27 Violations Associated with Nets栏 ——网络电气连接错误类型 27 Violations Associated with Parameters栏 ——参数错误类型 28  

    标签: Protel 2004 DXP 教程

    上传时间: 2014-03-26

    上传用户:kytqcool

  • DN494 - 驱动一个低噪声、低失真18位、1.6Msps ADC

    LTC®2379-18 是一款 18 位、1.6Msps SAR ADC,具有极高的 SNR (101dB) 和 THD (–120dB)。该器件还具有一种独特的数字增益压缩功能,因而免除了在 ADC驱动器电路中增设一个负电源的需要。

    标签: Msps 494 1.6 ADC

    上传时间: 2014-12-23

    上传用户:mickey008

  • 低功耗高速跟随器的设计

    提出了一种应用于CSTN-LCD系统中低功耗、高转换速率的跟随器的实现方案。基于GSMC±9V的0.18 μm CMOS高压工艺SPICE模型的仿真结果表明,在典型的转角下,打开2个辅助模块时,静态功耗约为35 μA;关掉辅助模块时,主放大器的静态功耗为24 μA。有外接1 μF的大电容时,屏幕上的充放电时间为10 μs;没有外接1μF的大电容时,屏幕上的充放电时间为13μs。验证表明,该跟随器能满足CSTN-LCD系统低功耗、高转换速率性能要求。

    标签: 低功耗 跟随器

    上传时间: 2013-11-18

    上传用户:kxyw404582151