虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

高阶谱估计时延

  • 高斯脉冲的微分。先将高斯脉冲及其前15阶导函数的幅度归一化

    高斯脉冲的微分。先将高斯脉冲及其前15阶导函数的幅度归一化,然后将它们同时画出。

    标签: 高斯 脉冲 微分 函数

    上传时间: 2017-07-05

    上传用户:zhenyushaw

  • 高斯消去法适用于求解低阶线性方程和方程组

    高斯消去法适用于求解低阶线性方程和方程组,它先逐次消去变量,将方程组化成同解的上三角形方程组,然后按方程相反顺序求解上三角方程组,得到原方程组的解

    标签: 方程 高斯 线性

    上传时间: 2017-07-08

    上传用户:稀世之宝039

  • 用于语音识别的基于高谱分辨率的谱减法,内容详细

    用于语音识别的基于高谱分辨率的谱减法,内容详细

    标签: 语音识别 分辨率 减法

    上传时间: 2017-07-16

    上传用户:wendy15

  • 基于累计量的奇异值-总体最小二乘法求AR参数 用奇异值-总体最小二乘法求AR参数 一般最小二乘法求AR参数 根据AR参数和自相关函数以及AR阶数用Cadzow谱估计子求出频谱密度

    基于累计量的奇异值-总体最小二乘法求AR参数 用奇异值-总体最小二乘法求AR参数 一般最小二乘法求AR参数 根据AR参数和自相关函数以及AR阶数用Cadzow谱估计子求出频谱密度

    标签: Cadzow 参数 最小二乘法 计量

    上传时间: 2013-12-20

    上传用户:jeffery

  • 经验模式分解算法是仿真分数阶高斯噪声(fGn)和分数阶布朗运动(fBm)的新方法

    经验模式分解算法是仿真分数阶高斯噪声(fGn)和分数阶布朗运动(fBm)的新方法, 利用MATLAB的GUI开发环境,设计和实现了基于经验模式分解的分数阶随机序列仿真系统。

    标签: fGn fBm 分数阶 经验

    上传时间: 2017-09-01

    上传用户:gtf1207

  • 用全选主元高斯消去求解n阶实系数方程组

    用全选主元高斯消去求解n阶实系数方程组,算法比较简单

    标签: 高斯 系数 方程

    上传时间: 2013-12-24

    上传用户:waizhang

  • 基于分数阶高斯噪声的DNA序列Hurst指数估计

    Hurst,DNA,分数阶,高斯噪声,序列

    标签: Hurst DNA 分数阶 高斯噪声 序列

    上传时间: 2017-12-02

    上传用户:landysag

  • ZHP_5高分辨有机质谱计试制成功_柯服

    ZHP_5高分辨有机质谱计试制成功_柯服

    标签: ZHP 分辨 质谱

    上传时间: 2019-07-14

    上传用户:chen_ying993

  • 开关磁阻电机的减振降噪和低转矩脉动研究.rar

    开关磁阻电机(SR电机)驱动系统(SRD)是一种先进的机电一体化装置,但是其较大的振动噪声和转矩脉动问题制约了SRD的广泛应用。本文以减小SR电机振动噪声和转矩脉动为主题展开理论分析和实验研究。主要内容有:由于径向力引起的定子径向振动是SR电机噪声的主要根源,因此径向力的分析和计算是研究SR电机振动噪声的基础。本文利用磁通管法推导出径向力的解析表达式,定性分析了径向力与电机结构参数等之间的关系。根据虚位移原理,推导出基于矢量磁势的电磁力计算公式。该计算方法求解电磁力时只需进行一次磁场计算,不但减小了计算量,同时计算精度较传统虚位移法高。利用这一计算方法,求出了实验样机的转矩及径向力的精确数值解。针对在SRD性能仿真时,传统的非线性插值不但耗时,而且对有限元计算数据量要求高的问题,本文利用人工神经网络强大的非线性模型辨识能力,成功进行了SR电机磁链反演和转矩计算的模型训练,最后建立了基于人工神经网络的SR电机精确解析数学模型。因为SR电机本体结构形式的选择问题与振动噪声大小有着密切的关系。本文从噪声辐射和振动幅值角度探讨了SR电机主要尺寸的确定;接着从对称性、力波阶数等角度研究了SR电机相数及绕组连接方式、极数、并联支路数的选择问题。并对一些常用的降低电机机械噪声的措施和方法进行了综述。系统振动特性的研究对于减小振动噪声十分重要。本文从振动系统的运动方程出发,导出了从激振力到振动加速度的传递函数和系统的自由振动解;然后利用机电类比法得出了SR电机定子系统的固有频率以及振动振幅的解析解,定性分析了影响振动振幅的各种因素;最后利用基于能量法的有限元解法,通过建立不同的散热筋结构形式、高度、根数以及形状的SR电机三维有限元模型,分析得出了最有利于降噪和散热的散热筋结构是高度高、根数多、上窄下宽的梯形截面的周向散热筋的结论。通过建立不同绕组装配工艺下的SR电机三维有限元模型,分析得出了加强绕组刚度可以提高系统低阶固有频率的结论。通过比较实验样机的模态分析结果和运行实验结果,证实了模态分析的有效性。仿真是计算SRD系统性能和预估电机振动的有效手段。本文在用MATLAB建立SRD系统的非线性动态仿真模型的基础上,对SRD系统进行了稳态性能仿真、动态性能仿真以及负载突变仿真。接着利用稳态性能仿真,综合考虑最大平均转矩和效率这两个优化目标,对SR电机的开关角进行了优化。最后结合由磁场有限元计算得到的径向力数据表和稳态性能仿真,通过非线性插值得到径向力的波形,然后对径向力波形进行了频谱分析,从而找到其主要的谐波分量。在电机设计阶段避免径向力波主要频谱分量与SR电机定子的固有频率接近而引起共振是降低SR电机噪声的首要条件。合适的控制策略对于SR电机减振降噪是必不可少的。本文理论推导出三步换相法的时间参数取值公式。仿真证明本取值公式较原先文献的结论在阻尼比较小时有更好的减振效果。针对SR电机运行中可能出现多个模态振形被激发出来的情况,利用数值优化法对三步换相法的时间参数进行了优化,使得减振效果整体最佳,所提的数值优化方法对两步换相法同样有效。在分析已有的直接瞬时转矩控制的基础上,针对其不足之处,提出了转矩定频控制取代内滞环的方法、开始重叠区域的转矩控制方法、最佳开关角度二次优化法和时间参数优化的三步换相法等新的控制方案。动态仿真证明这些方案是切实有效的,达到了预期效果。最后在直接瞬时转矩控制的每一次转矩斩波都使用三步换相法,和在相关断时刻根据实际电平灵活选用两步或三步换相法以减小电机振动噪声,并提出了考虑减振要求的开关频率设计方法,最终形成了一套完整的降低振动噪声和转矩脉动控制策略。设计并研制了基于TMS320LF2407DSP的SR电机控制器。根据控制策略要求,选用了不对称半桥功率电路拓扑结构;出于降低成本以及提高可靠性考虑,采用了MOSFET双路并联电路方案。在控制软件中实现了本文所提出的降低SR电机振动噪声和转矩脉动控制策略。本文最后对实验样机进行了静态转矩的测量实验,对比转矩测量值与转矩有限元计算值,验证了磁场有限元计算的有效性。然后对实验样机进行了空载与负载、电流控制与转矩控制、低速斩波与高速单波、是否采用两步或三步换相法等一系列对比运行实验,对比各种实验结果,充分证实了本文所提出的降低振动噪声和转矩脉动控制策略的有效性。本课题组承担了国家十·五863计划电动汽车重大专项:“EQ6110HEV混合动力城市公交车用电机及其控制系统”(2001AA501421)。本文的研究是在该项目的资助下完成,并且本文关于电机本体结构形式、散热筋结构和机械降噪措施等的结论已在该项目的60kW实验样机上得到证实。

    标签: 开关磁阻电机 降噪

    上传时间: 2013-07-05

    上传用户:13081287919

  • FPGA内全数字延时锁相环的设计.rar

    现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。

    标签: FPGA 全数字 延时

    上传时间: 2013-06-10

    上传用户:yd19890720